发明名称 应用于存储电路的省电电路及其控制方法
摘要 本发明揭示一种用于具有读取电路的存储电路的省电电路及其控制方法。该省电电路包含:延迟电路,接收输入信号的经反相的信号,用于产生延迟信号,据以使该省电电路产生输出信号。其中,该输入信号的每个第一信号周期内具有第一时段的高电位与第二时段的低电位,该输出信号的每个第二信号周期内具有第三时段的高电位与第四时段的低电位,该第三时段小于或等于该第一时段,该读取电路接收该输出信号并在该第三时段时读取数据,且该读取电路在该第四时段时被关断,从而可达到省电作用。
申请公布号 CN100583288C 申请公布日期 2010.01.20
申请号 CN200610129141.9 申请日期 2006.09.11
申请人 盛群半导体股份有限公司 发明人 林永祥;廖俊尧;许家禄
分类号 G11C7/22(2006.01)I 主分类号 G11C7/22(2006.01)I
代理机构 隆天国际知识产权代理有限公司 代理人 陈 晨
主权项 1.一种用于存储电路的省电电路,包含:延迟电路,具有输入端与输出端,该延迟电路的输入端接收输入信号的经反相的信号,用于产生自该延迟电路的输出端输出的延迟信号,据以使该省电电路产生输出信号;逻辑电路,其并联电连接该延迟电路,该逻辑电路包括:非门,具有输入端与输出端,该非门的输入端用以接收该输入信号,且该非门的输出端电连接至该延迟电路的输入端,用以产生该输入信号的该经反相的信号;第一或非门,具有第一输入端、第二输入端与输出端,其中该第一或非门的第一输入端电连接该延迟电路的输出端,该第一或非门的第二输入端电连接该非门的输出端;以及第二或非门,具有第一输入端、第二输入端与输出端,其中该第二或非门的第一输入端电连接该第一或非门的输出端,该第二或非门的第二输入端电连接该非门的输出端,且该第二或非门的输出端用于输出该输出信号;以及读取电路,用于接收该输出信号;其中该输入信号的每个第一信号周期内具有第一时段的高电位,且该输出信号的每个第二信号周期内具有第三时段的高电位与第四时段的低电位,该第三时段小于或等于该第一时段,该存储电路接收该输出信号并在该第三时段时读取数据,且该存储电路在该第四时段时被关断。
地址 中国台湾新竹市