发明名称 扫描驱动电路和包括该扫描驱动电路的显示设备
摘要 提供了显示设备和驱动电路。扫描驱动电路包括移位寄存器单元和逻辑电路单元。第p+1移位寄存器的输出信号ST<sub>p+1</sub>的开始脉冲的开始位于第p移位寄存器的输出信号ST<sub>p</sub>的开始脉冲的开始与结束之间,并且第一使能信号到第Q使能信号的每一个依次存在于输出信号ST<sub>p</sub>的开始脉冲的开始与输出信号ST<sub>p+1</sub>的开始脉冲的开始之间。基于时段指定信号限制第(p’,q)NAND电路的操作,使得所述NAND电路仅基于与第一开始脉冲对应的输出信号ST<sub>p</sub>的一部分、通过反转输出信号ST<sub>p+1</sub>获得的信号以及第q使能信号EN<sub>q</sub>产生扫描信号。
申请公布号 CN101630475A 申请公布日期 2010.01.20
申请号 CN200910152274.1 申请日期 2009.07.14
申请人 索尼株式会社 发明人 谷龟贵央;甚田诚一郎
分类号 G09G3/20(2006.01)I;G09G3/32(2006.01)I 主分类号 G09G3/20(2006.01)I
代理机构 北京市柳沈律师事务所 代理人 黄小临
主权项 1.一种显示设备,包括:(1)以二维矩阵形式排列的显示元件;(2)扫描线,初始化控制线,被配置以初始化所述显示元件,以及显示控制线,被配置以控制所述显示元件的点亮/熄灭状态,所述扫描线、初始化控制线和显示控制线以第一方向延伸;(3)数据线,以与所述第一方向不同的第二方向延伸;以及(4)扫描驱动电路;所述扫描驱动电路包括(A)移位寄存器单元,配置有P(其中P是大于等于3的自然数)级移位寄存器,以依次移位输入开始脉冲,并从每个级输出输出信号,以及(B)逻辑电路单元,被配置以基于来自所述移位寄存器单元的输出信号和使能信号而操作,(C)其中,将第p级(其中p=1,2,......,P-1)移位寄存器的输出信号表示为STp,第p+1移位寄存器的输出信号STp+1的开始脉冲的开始位于输出信号STp的开始脉冲的开始与结束之间,(D)以及其中,第一使能信号到第Q使能信号(其中Q是大于等于2的自然数)的每一个依次存在于输出信号STp的开始脉冲的开始与输出信号STp+1的开始脉冲的开始之间,(E)以及其中,所述逻辑电路单元包括(P-2)×Q个NAND电路;其中,第一开始脉冲到第U开始脉冲(其中U是大于等于2的自然数)在等于一个场时段的时段期间被输入到第一级移位寄存器;以及其中,时段指定信号被输入到所述逻辑电路单元,以指定从输出信号ST1中的第u(其中u=1,2,......,U-1)开始脉冲到第u+1开始脉冲的每个时段、以及从第U开始脉冲的开始到下一帧中的第一开始脉冲的开始的时段;以及其中,将第q使能信号(其中q=1,2,......,Q-1)表示为ENq,基于时段指定信号的信号,输出信号STp,通过反转输出信号STp+1获得的信号,以及第q使能信号ENq,被输入到第(p’,q)NAND电路;以及其中,基于时段指定信号限制所述NAND电路的操作,使得所述NAND电路仅基于以下产生扫描信号与第一开始脉冲对应的输出信号STp的一部分,通过反转输出信号STp+1获得的信号,以及第q使能信号ENq,以及其中,关于显示元件经由扫描线接收基于来自第(p’,q)NAND电路(除了其中(p’=1,q=1)的情况之外)的扫描信号的信号的供应,从与所述显示元件连接的初始化控制线供应在q=1成立的情况下,基于来自第(p’-1,q’)(其中q是从1到Q的自然数)NAND电路的扫描信号的信号,以及在q>1成立的情况下,基于来自第(p’,q”)(其中q”是从1到(q-1)的自然数)NAND电路的扫描信号的信号,以及从与所述显示元件连接的显示控制线供应在q=1成立的情况下,基于来自第p’+1移位寄存器的输出信号STp+1的信号,以及在q>1成立的情况下,基于来自第p’+2移位寄存器的输出信号STp+2的信号。
地址 日本东京都