发明名称 用于回旋一通道数码与一分码多重存取通信信号之复数个接收通道回应值之装置
摘要 本发明揭示一种资料处理的装置和方法,其特别适用于分码、扰码和通道回应的结合回旋,以架构出系统传送系数矩阵,而仍旧能够维持和在分别执行每一回旋时相同之电路大小和执行时间。在此使用用于处理实数通道回应值的一暂存器以及用于处理虚数通道回应值的第二暂存器将通道回应移动通过回旋。为取代乘法器,将使用以金字塔方式连接的最佳最少数量加法器来执行代码之增生,以简化构造。利用包含从二进位表示至复数表示而当成整个方法一部分的通道码转换,如此可从装置内消除不必要的加法器
申请公布号 TWI319666 申请公布日期 2010.01.11
申请号 TW092127562 申请日期 2002.12.27
申请人 数位际技术公司 发明人 雷恩 山姆 布查特;彼得 爱得华 贝克;穆罕默德 游斯曼 法士黎;查以尔 堤摩曼
分类号 H04K1/00 主分类号 H04K1/00
代理机构 代理人 蔡清福
主权项 一种用于回旋一通道数码与一分码多重存取(Code Division Multiple Access,CDMA)通信信号之复数个接收通道回应值的装置,以产生一传送矩阵系数,该装置包含:一实数成分位移暂存器RR与一虚数成分位移暂存器RI,各该暂存器皆具有一系列2N位置;一第一实数成分加法器电路,其具有一系列2N-1选择性可控制输入,其系与该暂存器RR于该2N偶数位置耦合;一第二实数成分加法器电路,其具有一系列2N-1选择性可控制输入,其系与该暂存器RI于该2N奇数位置耦合;一第一虚数成分加法器电路,其具有一系列2N-1选择性可控制输入,其系与该暂存器RR于该2N奇数位置耦合;一第二虚数成分加法器电路,其具有一系列2N-1选择性可控制输入,其系与该暂存器RI于该2N偶数位置耦合;一实数成分结合器电路,其耦合至该第一与第二实数成分加法器电路,以输出一结合实数成分值;一虚数成分结合器电路,其耦合至该第一与第二虚数成分加法器电路,以输出一结合虚数成分值;以及该暂存器RR与RI可操作以当在该第一位置接收一新值时,依序将该通道回应值一次位移一位置,以产生下一组通道回应值。
地址 美国