摘要 |
Ein Sigma-Delta-Wandler umfasst einen Sigma-Delta-Modulator (SDM) mit einem Signalverarbeitungsblock (SP) und einem Quantisierer (QNT) sowie ein Stufenanpasselement (DCC). Der Signalverarbeitungsblock (SP) ist eingerichtet, ein moduliertes Signal (MOD) in Abhängigkeit von jeweiligen Signalen an einem Signaleingang (SIN) und einem Rückführungseingang (FIN) abzuleiten. Der Quantisierer (QNT), der einen mit dem Signalausgang (SOT) gekoppelten Quantisierungseingang (QIN) und einen mit dem Rückführungseingang (FIN) gekoppelten Quantisierungsausgang (QOT) aufweist, ist eingerichtet, ein erstes quantisiertes Signal (Q1) durch Quantisierung mit einer ersten Anzahl von Stufen aus dem modulierten Signal (MOD) abzuleiten und am Quantisierungsausgang (QOT) abzugeben. Das Stufenanpasselement, das eingangsseitig mit dem Quantisierungsausgang (QOT) und ausgangsseitig mit einem Wandlerausgang (COT) gekoppelt ist, ist eingerichtet, aus dem ersten quantisierten Signal (Q1) ein zweites quantisiertes Signal (Q2) mit einer zweiten Anzahl von Stufen abzuleiten, die kleiner als die erste Anzahl von Stufen ist.
|