发明名称 | 时序不灵敏及无假信号逻辑设备 | ||
摘要 | 一种时序不灵敏及无假信号(TIGF)逻辑设备,可以采取任何锁存器或边沿触发器的形式。在一个实施例中,提供一个触发信号以更新TIGF逻辑设备。在与估算周期相邻的短触发周期中提供触发信号(图59)。在锁存器的形式中,TIGF锁存器包括保持TIGF锁存器当前状态直到接收到触发信号的触发器(图59)。还提供一个多路复用器以接收新的输入值和老的储存值。启动信号作为多路复用器的选择器信号。在触发器形式中,TIGF触发器包括保持新输入值的第一触发器,保持当前存储值的第二触发器,和时钟边沿检测器。因为一个专用触发器存储新输入值,这有效的阻止了估算过程中输入的变化,所以避免了保持时间扰乱的问题。 | ||
申请公布号 | CN100578510C | 申请公布日期 | 2010.01.06 |
申请号 | CN01822790.2 | 申请日期 | 2001.08.14 |
申请人 | 韦里希特外观有限公司 | 发明人 | 曾平圣;梁小萍;沈崑旭 |
分类号 | G06F17/50(2006.01)I | 主分类号 | G06F17/50(2006.01)I |
代理机构 | 永新专利商标代理有限公司 | 代理人 | 夏 青 |
主权项 | 1、一种逻辑设备,其包括:一个第一逻辑,其具有用于接收具有第一值的第一数据的第一输入端,第二输入端,第一输出端和用于接收一控制信号的控制输入端;以及一个用于存储当前值的第二逻辑,其具有第一触发输入端,连接第一输出端的第二逻辑输入端,以及连接第一逻辑的第二输入端的第二逻辑输出端,其中当在触发输入端接收到触发信号时,第二逻辑更新到第一输出端上的第一数据的第一值并将该第一数据提供给第一逻辑的第二输入端,不管在控制输入端或第一输入端的控制信号到达第一逻辑的次序。 | ||
地址 | 美国加利福尼亚 |