发明名称 冗余控制电路和使用该冗余控制电路的半导体存储设备
摘要 冗余控制电路包含冗余译码器(4)和译码器抑制器电路(6)。冗余译码器包含对应于被预先激活的多个确定信号(43)的多个熔丝电路,并且多个熔丝电路中的每一个都包含多个熔丝部分,而且每一个熔丝部分都包含一个熔丝。译码器抑制器电路在多个确定信号中的至少一个有效时生成抑制器信号,并且在第一校验方式下把抑制器信号输出给一个外部设备。在第一校验方式下根据第一控制信号和第一地址的第一地址位选择多个熔丝电路中的一个,并且对应于未被选择的熔丝电路的确定信号被去激活。在第一校验方式下,根据所选择的熔丝电路的多个熔丝部分中特定一个的熔丝是否被切断,该特定熔丝部分去激活对应于所选择的熔丝电路的确定信号,并且所选熔丝电路中的多个熔丝部分中除该特定熔丝部分以外的每一个不去激活确定信号。
申请公布号 CN100578664C 申请公布日期 2010.01.06
申请号 CN200410004178.X 申请日期 2004.02.13
申请人 尔必达存储器株式会社 发明人 难波靖弘;渡部博士
分类号 G11C11/401(2006.01)I;G11C29/00(2006.01)I 主分类号 G11C11/401(2006.01)I
代理机构 中原信达知识产权代理有限责任公司 代理人 陆 弋;钟 强
主权项 1.一种冗余控制电路,包含:冗余译码器,其包含对应于被预先激活的多个确定信号的多个熔丝电路,其中所述多个熔丝电路中的每一个都包含多个熔丝部分,而且每一个所述熔丝部分都包含一个熔丝;以及译码器抑制器电路,其在所述多个确定信号中的至少一个有效时生成抑制器信号,在第一校验方式下所述抑制器信号被输出给一外部设备,其中,在所述第一校验方式下,根据第一控制信号和第一地址的第一地址位选择所述多个熔丝电路中的一个,并且对应于未被选择的熔丝电路的所述确定信号被去激活,以及在所述第一校验方式下,根据所述选择的熔丝电路的所述多个熔丝部分中特定一个中的所述熔丝是否被切断,所述特定熔丝部分去激活对应于所述选择的熔丝电路的所述确定信号,并且所述选择的熔丝电路的所述多个熔丝部分中除所述特定熔丝部分以外的每一个都不去激活所述确定信号。
地址 日本东京