发明名称 一种恒流驱动芯片
摘要 本实用新型公开了一种恒流驱动芯片,其包括一四边形的封装体,所述封装体中封装控制电路、基片和焊盘,所述控制电路含有数字模块与模拟模块,两者双向连接;所述封装体表面的任一边角上设置有标记,从所述封装体四个侧边上顺序引出48个管脚,其中,由所述模拟模块分别引出24个输出端管脚、14个驱动输出接地管脚、1个开路及节温状态数据输出管脚、1个第一电源输入管脚及1个外接电阻输入端管脚;由数字模块引出1个输出使能输入管脚、1个数据选通输入管脚、1个串行数据输入管脚、1个时钟输入管脚、1个串行数据输出管脚、1个第二电源输入管脚及1个控制逻辑接地管脚。上述恒流驱动芯片集成度高,节省了成本。
申请公布号 CN201374173Y 申请公布日期 2009.12.30
申请号 CN200920104853.4 申请日期 2009.01.07
申请人 北京巨数数字技术开发有限公司 发明人 徐微;邵寅亮;阮为
分类号 G09G3/32(2006.01)I;H05B37/02(2006.01)I 主分类号 G09G3/32(2006.01)I
代理机构 代理人
主权项 1、一种恒流驱动芯片,其包括一四边形的封装体,所述封装体中设置一控制电路、基片和焊盘,所述控制电路含有数字模块与模拟模块,两者双向数据通讯;所述封装体表面的任一边角上设置有标记,其特征在于:从所述封装体四个侧边上顺序引出48个管脚,其中,所述模拟模块中含有恒流输出单元,且恒流输出单元分别设置有24个输出端管脚、14个驱动输出接地管脚、1个开路及节温状态数据输出管脚、1个第一电源输入管脚和1个外接电阻输入端管脚;所述数字模块设置有1个第二电源输入管脚和1个逻辑接地管脚,还包括顺序连接的移位寄存器单元、锁存器单元及输出控制单元;其中,所述移位寄存器单元,设置有1个串行数据输出管脚和1个串行数据输入管脚,还与时钟输入管脚连接,用于接收时钟信号;所述锁存器单元,设置有1个数据选通输入管脚,用于接收数据选通信号,还用于接收所述移位寄存器单元的信号,将信号输出至所述输出控制单元;所述输出控制单元,设置有1个输出使能输入管脚,还与时钟输入管脚连接,接收时钟信号。
地址 100085北京市海淀区上地东路1号盈创动力园区E座402B室