发明名称 多层体及其制造方法,一种电路、线性偏振器、安全元件和安全文件
摘要 本发明涉及一种包括复制清漆层(22)的多层体(11、12)。第一浮凸结构(25、125、65)被铸进由多层体第一区域中的坐标轴x和y确定的平面上的所述复制清漆层(22)内,并且导电恒定表面密度涂层(23l、23n、123n)施涂到多层体(11、12)的第一区域及其相邻的第二区域中的复制清漆层(22)。第一浮凸结构(25、125、65)以使得其不同结构元件具有高深宽比尤其是>2的方式来设置。至少一个垂直或接近处置的侧面遍布浮凸结构的整个或接近整个深度,由此降低或消除了涂层电导性。
申请公布号 CN100576974C 申请公布日期 2009.12.30
申请号 CN200580028846.5 申请日期 2005.08.24
申请人 OVD基尼格拉姆股份公司 发明人 A·希林;W·R·汤普金
分类号 H05K3/12(2006.01)I 主分类号 H05K3/12(2006.01)I
代理机构 上海专利商标事务所有限公司 代理人 陈 斌
主权项 1.一种具有复制漆层(22)的多层体(11,12),其中第一浮凸结构(25、125、65)被成型于由坐标轴x和y在多层体中的第一区域中确定的平面中的复制漆层(22)内,且一恒定表面密度的导电涂层(23l、23n、123n)被施涂到多层体(11、12)的第一区域和相邻的多层体(11、12)的第二区域中的复制漆层(22),其特征在于:所述第一浮凸结构(25、125、65)是各结构元件具有大于2的深宽比的结构,并且具有遍布所述第一浮凸结构的整个或几乎整个深度的至少一个垂直的侧面,其中在所述第一浮凸结构(25、125、65)的所述侧面处有一些区域没有沉积上所施涂到所述第一浮凸结构的导电涂层(23l、23n、123n)或仅沉积了很小一层厚度,从而使得在所述侧面的所述区域中的涂层(23l、23n、123n)的电导率大大降低。
地址 瑞士楚格