发明名称 |
具有模式匹配的高性能RAID-6系统体系结构 |
摘要 |
一种加速单元分担来自处理器的计算密集型任务。该加速单元包括两条数据处理路径,每条数据处理路径具有一个算术逻辑单元并共享单个乘法器单元。每条数据处理路径可以对相同数据并行执行可配置的操作。提供特殊的复用器路径和指令以允许在数据经过加速单元的单次传递中在条带上计算P型和Q型校验子。 |
申请公布号 |
CN101611376A |
申请公布日期 |
2009.12.23 |
申请号 |
CN200780051548.7 |
申请日期 |
2007.12.06 |
申请人 |
英特尔公司 |
发明人 |
V·戈帕尔;G·沃尔里奇;K·亚普;W·费哈利;J·弗拉尼奇;R·奥塔维 |
分类号 |
G06F3/06(2006.01)I |
主分类号 |
G06F3/06(2006.01)I |
代理机构 |
中国专利代理(香港)有限公司 |
代理人 |
朱海煜;徐予红 |
主权项 |
1、一种装置,包括:用于接收数据块的第一数据处理路径,所述第一数据处理路径包括用于存储所述数据块的第一累积缓冲器和用于对所述数据块执行第一操作的第一算术逻辑单元;以及用于接收所述数据块的第二数据处理路径,所述第二数据处理路径包括用于存储所述数据块的第二累积缓冲器和用于对所述数据块执行第二操作的第二算术逻辑单元,所述第一数据处理路径和所述第二数据处理路径共享乘法器,所述乘法器对所述数据块执行乘法操作,所述数据处理路径中的每条数据处理路径并行处理所述数据块以在所述数据块经过所述数据处理路径的单次传递中提供第一结果数据块和第二结果数据块。 |
地址 |
美国加利福尼亚州 |