发明名称 |
存储器单元存取电路 |
摘要 |
一种用于存取存储器单元的电路,包括局部位线和具有多个晶体管的局部读出放大器。该局部位线可以连接存储器单元和读出放大器。第一全局位线可以连接到该多个晶体管中的第一晶体管。第二全局位线可以连接到该多个晶体管中的第二晶体管。次级读出放大器可以连接到该第一全局位线和第二全局位线。 |
申请公布号 |
CN100570741C |
申请公布日期 |
2009.12.16 |
申请号 |
CN200710105562.2 |
申请日期 |
2007.05.25 |
申请人 |
国际商业机器公司 |
发明人 |
J·E·小巴思 |
分类号 |
G11C7/06(2006.01)I;G11C7/18(2006.01)I;G11C11/4091(2006.01)I;G11C11/4097(2006.01)I |
主分类号 |
G11C7/06(2006.01)I |
代理机构 |
北京市金杜律师事务所 |
代理人 |
朱海波 |
主权项 |
1.一种用于存取存储器单元的电路,所述电路包括:局部位线;具有多个晶体管的局部读出放大器,所述局部位线将所述存储器单元连接到所述局部读出放大器;与所述多个晶体管中的第二晶体管相连的第一全局位线;与所述多个晶体管中的第三晶体管相连的第二全局位线;以及与所述第一全局位线和所述第二全局位线相连的次级读出放大器,其中所述局部读出放大器包括:第一晶体管,具有与所述局部位线相连的栅极、与所述第一全局位线相连的源极和与所述第二全局位线相连的漏极;第二晶体管,具有与所述第一全局位线相连的栅极、与所述局部位线相连的漏极和与第一电源相连的源极;以及第三晶体管,具有与所述第二全局位线相连的栅极、与第二电源相连的源极和与所述局部位线相连的漏极。 |
地址 |
美国纽约阿芒克 |