发明名称 CLOCK MULTIPLIER HAVING PHASE-LOCKED LOOP CIRCUIT
摘要
申请公布号 KR100693895(B1) 申请公布日期 2007.03.12
申请号 KR20050074967 申请日期 2005.08.16
申请人 发明人
分类号 H03L7/00;H03L7/08 主分类号 H03L7/00
代理机构 代理人
主权项
地址