发明名称 低电压检测系统
摘要 用于逻辑装置的低电压检测(LVD)系统包括在电源引线电压(109)下降到第一电压电平之下时提供指示的第一LVD电路(110)和在电源引线电压下降到第二电压电平之下时提供中断(118)的第二LVD电路(116)。在一种实施例中,第二LVD电路比第一LVD电路消耗更多的功率,因此有选择性地启动。在一种实施例中,在电源引线电压在第一和第二电压电平之间并且逻辑装置处于停止或低功率模式时,第二LVD电路周期性地启动以检测电源引线电压。在电源引线电压降低到第二电压电平之下时,逻辑装置被置于安全状态,在这种安全状态中逻辑装置被禁止承认中断,直到电源引线电压上升到第一电压电平之上。
申请公布号 CN100559326C 申请公布日期 2009.11.11
申请号 CN03825020.9 申请日期 2003.09.30
申请人 飞思卡尔半导体公司 发明人 乔治·L·埃斯皮纳;威廉·L·卢卡斯;迈克尔·G·沃德
分类号 G06F1/28(2006.01)I;G06F1/30(2006.01)I 主分类号 G06F1/28(2006.01)I
代理机构 中原信达知识产权代理有限责任公司 代理人 樊卫民;钟 强
主权项 1.一种集成电路(100),包括:从电源接收功率的电源引线(109);第一电压检测电路(110),具有输出,提供第一电压检测信号,用来指示电源引线的电压电平何时低于第一电压电平;第二电压检测电路(116),具有输出,提供第二电压检测信号,用来指示电源引线的电压电平何时低于第二电压电平,该第二电压电平低于第一电压电平;中央处理单元(160),该中央处理单元被构造成从通过电源引线接收的功率供电;操作地耦合到中央处理单元的中断处理器(142),该中断处理器响应包括至少一个中断的一组中断;中断处理器控制电路(138),用于控制中断处理器对包括至少一个中断的一组中断的响应,该中断处理器控制电路响应第一电压检测信号和响应具有第一信号状态的第一信号,该第一信号状态至少指示电源引线的电压电平已经如第二电压检测信号所指示的,降低到第二电压电平之下,其中在第一信号处于第一信号状态时,中断处理器控制电路启动中断处理器以在第一电压检测信号指示电源引线的电压电平高于第一电压电平时响应包括至少一个中断的所述一组中断。
地址 美国得克萨斯