发明名称 不受温度影响且具有固定延迟时间的延迟电路
摘要 本发明揭示一种不受温度影响且具有固定延迟时间的延迟电路,其主要由一具有一电阻元件的反相接收器、一电容器、一第一晶体管、一第二晶体管、一输出反相器以及一第三晶体管所组成。该反相接收器的输入端接收一输入信号,且其输出端与该电阻元件耦接,该电容器与该反相接收器以及该电阻元件的输出端耦接,该第一晶体管在高温时具有较低的导通电压,该第二晶体管在该第一晶体管的一端产生一轨对轨信号,该输出反相器的输入端点与该第一晶体管耦接,且其输出端输出该延迟电路的输出信号,该第三晶体管用于增强对该输出信号下拉的能力。
申请公布号 CN101567680A 申请公布日期 2009.10.28
申请号 CN200810095478.1 申请日期 2008.04.24
申请人 晶豪科技股份有限公司 发明人 周敏忠
分类号 H03K5/14(2006.01)I;H03K19/20(2006.01)I;G11C11/4076(2006.01)I;G11C11/406(2006.01)I 主分类号 H03K5/14(2006.01)I
代理机构 北京市柳沈律师事务所 代理人 蒲迈文
主权项 1、一种不受温度影响且具有固定延迟时间的延迟电路,包含有:一反相接收器,其内具有一电阻元件,该反相接收器包含一接收一输入信号的输入端以及一输出端,该电阻元件与该反相接收器的输出端以及该反相接收器的一内部节点耦接;一电容器,与该反相接收器的输出端耦接;一第一晶体管,含有与该反相接收器输出端耦接的第一端子、一控制端子以及一第二端子;一第二晶体管,含有一第一端子、一与该输入信号耦接的控制端子以及一与该第一晶体管第二端子耦接的第二端子;以及一输出反相器,含有一与该第一晶体管第二端子耦接的输入端点以及一输出端点,用以输出一输出信号;其中,该第一晶体管提供温度变化对该反相接收器的延迟时间的补偿,且该第二晶体管在该第一晶体管的第二端子产生一轨对轨信号。
地址 中国台湾新竹市