发明名称 |
基于部分局部互连结构的FPGA逻辑块 |
摘要 |
一种基于部分局部互连结构的FPGA逻辑块,其特征在于,包括:8个逻辑单元,该逻辑单元之间采用专用的进位链连接;该逻辑单元包括12个端口,该12个端口包括5个数据输入端口、3个控制输入端口、1个时钟输入端口、3个输出端口;42个端口,该42个端口包括2个全局输入端口、24个输入端口和16个输出端口;该逻辑块内部采用部分局部互连结构;该逻辑块内部局部互连是均匀分布的,逻辑块输入输出端口均匀分布在矩形逻辑块四周,逻辑单元的输入输出端口均匀地连接到逻辑块四周的端口;逻辑块内部的连接单元采用二级多路复用器。 |
申请公布号 |
CN100553147C |
申请公布日期 |
2009.10.21 |
申请号 |
CN200710098701.3 |
申请日期 |
2007.04.25 |
申请人 |
中国科学院半导体研究所 |
发明人 |
周华兵;倪明浩;陈陵都;郑厚植 |
分类号 |
H03K19/173(2006.01)I;H03K19/00(2006.01)I |
主分类号 |
H03K19/173(2006.01)I |
代理机构 |
中科专利商标代理有限责任公司 |
代理人 |
汤保平 |
主权项 |
1.一种基于部分局部互连结构的FPGA逻辑块,其特征在于,包括:8个逻辑单元,该逻辑单元之间采用专用的进位链连接;每个逻辑单元包括12个端口,该12个端口包括5个数据输入端口、3个控制输入端口、1个时钟输入端口、3个输出端口;42个端口,该42个端口包括2个全局输入端口、24个输入端口和16个输出端口;该逻辑块内部采用部分局部互连结构;其中该逻辑块内部的局部互连是:逻辑块全局输入端口与逻辑单元时钟输入端口连接;逻辑块输入端口与逻辑单元输入端口连接;逻辑块输出端口与逻辑单元输出端口连接;逻辑单元输出端口与逻辑单元数据输入端口反馈连接;所述的逻辑块全局输入端口与逻辑单元时钟输入端口连接的局部互连是采用完全连接模式,即每个逻辑单元的时钟端口连接到所有的逻辑块全局输入端口;其他的局部互连采用部分互连模式;该逻辑块输入输出端口均匀分布在矩形逻辑块四周,逻辑单元的输入输出端口均匀地连接到逻辑块四周的端口;逻辑块内部的连接单元采用二级多路复用器。 |
地址 |
100083北京市海淀区清华东路甲35号 |