发明名称 降低混合信号抖动的数据转换器
摘要 一种数据转换器,以集成电路器件(100)的形式实现。该数据转换器包含可与接收的输入信号(D1-Dm)无关地产生输出信号(OUT)的信号处理电路(120-170)。输出信号(OUT)的产生开始于由定时信号(CLK)决定的时刻,并结束于相对于所述定时信号(CLK)延迟了一个延迟时间的时刻。提供延迟的部分(130,150,160)提供被向其施加的电源电压(VDD)所影响的延迟时间。内部的电源调压器(110)从外部的电源电压(VDD)获得调整了的内部电源电压(VDD(REG)),并把这个电压施加到提供延迟的部分(130,150,160),从而将该提供与外部电源的变化无关地固定在某个值。集成电路器件(100)中至少还有一个电路部分(140,170)由电源电压(VDD)而不是由该调整了的内部电源电压(VDD(REG))供电。
申请公布号 CN100550647C 申请公布日期 2009.10.14
申请号 CN03155191.2 申请日期 2001.10.29
申请人 富士通微电子株式会社 发明人 伊恩·朱索·戴迪克
分类号 H03M1/06(2006.01)I;H03M1/66(2006.01)I 主分类号 H03M1/06(2006.01)I
代理机构 中国国际贸易促进委员会专利商标事务所 代理人 王永刚
主权项 1.一种数据转换器,以集成电路器件的形式实现,包括:可用来根据接收到的输入信号而产生输出信号的信号处理电路,输出信号的产生开始于定时信号确定的时刻,并结束于相对所述定时信号延迟了一个延迟时间的时刻,所述信号处理电路包括一个提供延迟的部分,它提供所述延迟时间,此延迟时间受到施加于提供延迟的部分的电源电压变化的影响;以及一个内部电源调压器,当器件处于使用状态时,用来连接到器件外部的电源,以便从中接收外部电源电压,并可用来从外部电源电压获得被调整了的内部电源电压,施加于所述提供延迟的部分,从而将所述提供所述延迟时间固定在与所述外部电源电压变化无关的某个值,该器件中至少还有一个电路部分由该外部电源电压供电或由除所述调整过的内部电源电压外的另一个内部电源电压供电。
地址 日本东京