发明名称 包含计数器和减小尺寸的双向延迟线的同步镜像延迟(SMD)电路及方法
摘要 同步镜像延迟(600)包含耦合到双向延迟线(602)的模拟延迟线(610)。在操作时,输入时钟信号的初始沿经由模拟延迟线施加到双向延迟线上。同步镜像延迟(SMD)之后以前向延迟模式进行操作,来以前向或后向模式交替操作双向延迟线,以经由双向延迟线来传送输入时钟信号的初始沿,并且通过前向延迟来延迟输入时钟信号的初始沿。响应于输入时钟信号之随后的沿,SMD反映出输入时钟信号再前向模式期间经由双向延迟线进行的传送,并且进一步通过基本上等于前向延迟的后向延迟来延迟输入时钟信号的初始沿。
申请公布号 CN100542036C 申请公布日期 2009.09.16
申请号 CN03819808.8 申请日期 2003.06.19
申请人 米克伦技术公司 发明人 霍华德·C·基尔希
分类号 H03L7/00(2006.01)I 主分类号 H03L7/00(2006.01)I
代理机构 永新专利商标代理有限公司 代理人 韩 宏
主权项 1、一种同步镜像延迟电路,包括:模拟延迟线,用于接收一个输入时钟信号,以及响应于所述输入时钟信号,来产生一个模拟延迟的时钟信号,所述模拟延迟的时钟信号相对于所述输入时钟信号具有一个模拟延迟;双向延迟线,耦合到所述模拟延迟线,并且包含多个单位延迟,所述双向延迟线响应于一个模式控制信号,以一个前向模式进行操作,以在前向方向上经由所述多个单位延迟来传送所述模拟延迟的时钟信号,每个单位延迟将所述模拟延迟的时钟信号延迟一相应的延迟,以及响应于所述模式控制信号,以后向模式进行操作,以在后向方向上经由所述多个单位延迟来传送所述模拟延迟的时钟信号,每个单位延迟将所述模拟延迟的时钟信号延迟所述相应的延迟;以及控制电路,耦合到所述双向延迟线,所述控制电路用于将所述双向延迟线交替地置于前向或后向操作模式,以安排一个前向延迟,并且之后将所述双向延迟线交替地置于前向或后向模式,来安排一个后向延迟,所述后向延迟大约等于所述前向延迟,并且所述控制电路在所述后向延迟终止时,从一个选定的单位延迟来输出所述模拟延迟的时钟信号。
地址 美国爱达荷