发明名称 一种格雷互补码的产生电路
摘要 本发明涉及一种格雷互补码的产生电路,用于产生码长为2<sup>i</sup>的格雷互补码,i为自然数,其特征在于:包括一数据位数为M的存储器,该存储器内预先保存有码长为2<sup>i</sup>的互为格雷互补码的两组格雷码序列,并且该存储器的大小至少为2<sup>i+1</sup>/M;一计数器,该计数器的位数为log<sub>2</sub>(2<sup>i+1</sup>/M);一移位寄存器,该移位寄存器的数据位数也为M;其中,所述存储器、所述计数器、所述移位寄存器的Clock引脚均输入周期为码元宽度的时钟信号,所述计数器的数据输出端与所述存储器的地址引脚相连,所述存储器的数据输出端与所述移位寄存器的数据输入端相连,所述移位寄存器的数据输出端即输出码长为2<sup>i</sup>的格雷互补码。本发明的优点在于:不存在时钟偏移、稳定性好,并且不需要消耗较多的FPGA资源。
申请公布号 CN101527571A 申请公布日期 2009.09.09
申请号 CN200910097618.3 申请日期 2009.04.12
申请人 金如江 发明人 金如江
分类号 H03M7/00(2006.01)I;H03K19/003(2006.01)I;H03K3/64(2006.01)I;H03K5/00(2006.01)I 主分类号 H03M7/00(2006.01)I
代理机构 代理人
主权项 1、一种格雷互补码的产生电路,用于产生码长为2<sup>i</sup>的格雷互补码,i为自然数,其特征在于:包括一数据位数为M的存储器,该存储器内预先保存有码长为2<sup>i</sup>的互为格雷互补码的两组格雷码序列,并且该存储器的大小至少为<img file="A2009100976180002C1.GIF" wi="105" he="117" />一计数器,该计数器的位数为<img file="A2009100976180002C2.GIF" wi="237" he="141" />一移位寄存器,该移位寄存器的数据位数也为M;其中,所述存储器、所述计数器、所述移位寄存器的Clock引脚均输入周期为码元宽度的时钟信号,所述计数器的数据输出端与所述存储器的地址引脚相连,所述存储器的数据输出端与所述移位寄存器的数据输入端相连,所述移位寄存器的数据输出端即输出码长为2<sup>i</sup>的格雷互补码。
地址 315040浙江省宁波市高新区海棠路268弄4号602室