发明名称 一种抵抗频偏的时间同步方法
摘要 本发明公开了一种抵抗频偏的时间同步方法,包括:构造发送序列,使该发送序列相邻点的共轭相关结果是一个伪随机序列;对接收序列进行相邻点的共轭相关;求发送序列相邻点共轭相关与接收序列相邻点共轭相关结果的相关函数;取所得相关函数的峰值所在点为时间同步点。通过本发明方案既能够抵抗大范围频偏,而且还可以在同步点产生尖锐的峰值,提高时间同步的精度。
申请公布号 CN100539565C 申请公布日期 2009.09.09
申请号 CN200510006057.3 申请日期 2005.01.10
申请人 华为技术有限公司 发明人 汤剑斌;王吉滨;郑德来
分类号 H04L27/26(2006.01)I 主分类号 H04L27/26(2006.01)I
代理机构 北京德琦知识产权代理有限公司 代理人 宋志强;麻海明
主权项 1、一种抵抗频偏的时间同步方法,应用于正交频分复用OFDM系统,其特征在于,包括:a)构造训练序列,使该训练序列相邻点的共轭相关结果是一个伪随机序列;b)对接收序列进行相邻点的共轭相关;c)求训练序列相邻点共轭相关与接收序列相邻点共轭相关结果的相关函数;d)取步骤c)得到的相关函数的峰值所在点为时间同步点。
地址 518129广东省深圳市龙岗区坂田华为总部办公楼