发明名称 数字信号处理器子系统及其数据处理方法
摘要 本发明公开了一种数字信号处理器子系统,连接于主机与数字信号处理器之间,包括输入缓存模块,用于存储输入数据及控制该数据的发送;输出缓存模块,用于存储输出数据及控制该数据的发送;中断控制器,用于发送中断请求信号;寄存器配置模块,用于完成参数配置。本发明还公开了一种数字信号处理器子系统的数据处理方法,主机向所述处理器发送数据时,数据被存储到输入缓存中,所述处理器在中断信号的控制下,从输入缓存读取数据;所述处理器向主机发送数据时,数据被存储到输出缓存中,当输出缓存达到一预设状态,输出缓存控制器通知主机读取数据。本发明可以灵活控制缓存模块深度,一方面充分利用硬件资源,另一方面,实现对数据处理速度的控制。
申请公布号 CN100533413C 申请公布日期 2009.08.26
申请号 CN200610103861.8 申请日期 2006.08.04
申请人 北京中星微电子有限公司 发明人 刘子熹;杨作兴;陈洪;温婷婷;李晓强
分类号 G06F13/00(2006.01)I 主分类号 G06F13/00(2006.01)I
代理机构 北京德琦知识产权代理有限公司 代理人 张颖玲;王 琦
主权项 1、一种数字信号处理器子系统,连接于主机与数字信号处理器之间,其特征在于,包括:输入缓存模块,用于存储输入到所述数字信号处理器等待处理的数据,并控制所述数据向所述数字信号处理器的发送;输出缓存模块,用于存储经所述数字信号处理器处理过的待输出到主机的数据,并控制所述数据向所述主机的发送;中断控制器,用于向所述数字信号处理器发送中断请求信号,控制数字信号处理器从所述输入缓存模块中读取数据及向输出缓存模块中发送数据;寄存器配置模块,用于完成对输入缓存模块、输出缓存模块及中断控制器的参数配置。
地址 100083北京市海淀区学院路35号世宁大厦15层