发明名称 |
产生低密度奇偶校验码的方法和系统 |
摘要 |
提供了一种产生结构化低密度奇偶校验(LDPC)码的方法和系统。通过将奇偶校验矩阵的某一部分限定为下半部的三角形,提供了LDPC码的结构,由此得到一种不需要代码发生器矩阵的非常简单的编码方法。该方法也能够使用LDPC码对传送的比特的不均等的误码保护能力,以对高阶次调制星座(如8-PSK)的更脆弱的比特提供额外的误码保护。此外,描述了一种有效的解码方案,其中比特节点和校验节点被分为组。对于比特节点组和校验节点组,与每一组相关的边沿值被同时一起放置在存储器中。这种结构允许多个边沿在一个时钟周期被提取。描述了一种设计奇偶校验矩阵的方法,该方法确保了对一组比特节点或校验节点,在几个时钟周期内所有相邻边沿被提取。 |
申请公布号 |
CN101515804A |
申请公布日期 |
2009.08.26 |
申请号 |
CN200910006878.5 |
申请日期 |
2003.07.24 |
申请人 |
休斯电子公司 |
发明人 |
姆斯塔法·伊罗兹;孙凤文;李琳南 |
分类号 |
H03M13/11(2006.01)I;H03M13/29(2006.01)I;H03M13/25(2006.01)I;H04L1/00(2006.01)I;H04L27/20(2006.01)I;H04L27/34(2006.01)I;H04L27/36(2006.01)I |
主分类号 |
H03M13/11(2006.01)I |
代理机构 |
中国国际贸易促进委员会专利商标事务所 |
代理人 |
康建忠 |
主权项 |
1.一种产生低密度奇偶校验(LDPC)码的方法,该方法包括:仅利用LDPC码的奇偶校验矩阵,将接收的输入消息变换为LDPC码字,而不使用LDPC码的发生器矩阵,其中奇偶校验矩阵的值提供用于对存储器的结构化存取,所述存储器被配置为将一组位节点和校验节点的相关边沿值一起存储;和输出LDPC码字。 |
地址 |
美国加利福尼亚州 |