发明名称 异步∑-△数模转换器
摘要 提供了一种用于将数字输入信号u[k]转换为模拟输出信号f(t)的异步∑-Δ数模转换器(100),该数模转换器(100)包括异步∑-Δ调制器(120)和时钟采样单元(108),异步∑-Δ调制器(120)包括低通滤波器(104)和比较器(106)并且被提供以数字输入信号u[k],时钟采样单元(108)适合于基于时钟信号f<sub>b</sub>对经比较器(106)处理的信号x(t)采样,从而生成模拟输出信号f(t)。
申请公布号 CN101512908A 申请公布日期 2009.08.19
申请号 CN200680055999.3 申请日期 2006.08.01
申请人 惠瑞捷(新加坡)私人有限公司 发明人 约亨·里瓦尔
分类号 H03M3/02(2006.01)I;H03M1/66(2006.01)I;H03M1/84(2006.01)I 主分类号 H03M3/02(2006.01)I
代理机构 北京东方亿思知识产权代理有限责任公司 代理人 宋 鹤;南 霆
主权项 1. 一种用于将数字输入信号u[k]转换为模拟输出信号f(t)的异步∑-Δ数模转换器(100),该数模转换器(100)包括:异步∑-Δ调制器(120),包括环路滤波器(104)和具有滞后功能的比较器(106)并且被提供以所述数字输入信号u[k];时钟采样单元(108),适合于基于时钟信号fb对经所述比较器(106)处理的信号x(t)采样,从而生成所述模拟输出信号f(t)。
地址 新加坡新加坡市