发明名称 多级交叉级联电路
摘要 一种多级交叉级联电路及其协同控制的方法,所述电路包括有多级交叉单元及其对应控制器;所述各级交叉单元之间从第二级与第三级交叉单元之间起的连接线上还设置有各级检验器,并从第二级交叉单元起的各级交叉单元与其对应的控制器之间还设置有可调整延时控制器;多路传输信号依次经过各级交叉单元实现交换连接;各控制器通过与对应的各级交叉单元分别相连的使能、交叉连接配置关系信号线和可调整延时控制器实施控制,所述各级可调整延时控制器延迟使能信号到达对应交叉单元的时间,对交叉配置切换的检验结果来精确调整。本发明的电路及方法,由于采用本发明的装置和方法保证了交叉芯片动作前后的信号完整性,不会因为发生交叉而出现误码。
申请公布号 CN100530641C 申请公布日期 2009.08.19
申请号 CN200510069216.4 申请日期 2005.05.12
申请人 中兴通讯股份有限公司 发明人 张艇;王加莹
分类号 H01L27/00(2006.01)I;H01L21/82(2006.01)I;G06F13/00(2006.01)I;G06F17/50(2006.01)I 主分类号 H01L27/00(2006.01)I
代理机构 代理人
主权项 1、一种多级交叉级联电路,其特征在于,所述电路包括有多级交叉单元及其对应控制器,所述控制器通过控制线接收外部倒换指令,连接对应的各级交叉单元,所述各级交叉单元顺次连接;所述各级交叉单元之间从第二级与第三级交叉单元之间起的连接线上还设置有各级检验器,并从第二级交叉单元起的各级交叉单元与其对应的控制器之间还设置有可调整延时控制器;多路传输信号依次经过各级交叉单元实现交换连接;各控制器通过与对应的各级交叉单元分别相连的使能、交叉连接配置关系信号线和可调整延时控制器实施控制,各级可调整延时控制器延迟使能信号到达对应交叉单元的时间,并依赖对应的检验器对交叉配置切换的检验结果来精确调整。
地址 518057广东省深圳市南山区高新技术产业园科技南路中兴通讯大厦法律部