发明名称 |
折叠电路和模数转换器 |
摘要 |
一种折叠电路和模数转换器,其中,对于小信号的响应被改善,时钟信号的负荷可以被减轻,并且电路面积的增加可以被防止。该电路包括:参考电压生成电路,该参考电压生成电路生成多个不同电压作为参考电压;多个放大电路,该多个放大电路将模拟输入电压和多个参考电压之间的差分电压转换为差分电流,并输出这些差分电流。放大电路的输出端被交替连接。每个放大电路利用具有共源共栅输出晶体管(145、146)的差分放大器电路来构成。与控制时钟同步接通的开关(144)被设置在共源共栅输出晶体管(145、146)的源极之间。 |
申请公布号 |
CN101512906A |
申请公布日期 |
2009.08.19 |
申请号 |
CN200780032840.4 |
申请日期 |
2007.09.04 |
申请人 |
索尼株式会社 |
发明人 |
大川刚史;尾野孝一;松浦浩二;山下幸利;丰村纯次;中村章吾;金川典史 |
分类号 |
H03M1/36(2006.01)I;H03M1/14(2006.01)I |
主分类号 |
H03M1/36(2006.01)I |
代理机构 |
北京东方亿思知识产权代理有限责任公司 |
代理人 |
李晓冬;南 霆 |
主权项 |
1. 一种折叠电路,包括:参考电压生成电路,所述参考电压生成电路生成多个不同电压作为参考电压;以及多个放大电路,所述多个放大电路将模拟输入电压和多个参考电压之间的差分电压转换为差分电流以便输出,所述多个放大电路的输出端交替连接,每个所述放大电路利用具有共源共栅输出晶体管的差分放大器电路来构成,并且与控制时钟同步接通的开关被设置在所述共源共栅输出晶体管的源极之间。 |
地址 |
日本东京都 |