发明名称 电荷帮浦时脉产生电路与方法
摘要 本发明是有关于一种电荷帮浦时脉产生电路与方法,此电路包括:同步计数器,用以根据点时脉累加计数值,当重置讯号致能时,将计数值重设为起始值,当电荷帮浦时脉重置讯号致能时,将计数值重设为起始值并停止累加计数值;比较器,当计数值大于等于预设值,输出重置讯号;时脉产生电路,当重置讯号致能时,转换电荷帮浦时脉的逻辑状态,当显示时脉由第一状态转为第二状态时,设置电荷帮浦时脉为第一预设逻辑状态,当该电荷帮浦时脉重置讯号致能时,设置荷帮浦时脉为与第一预设逻辑状态互斥的第二预设逻辑状态;以及计数器清除控制电路,当重置讯号致能的次数大于等于第二预设值,致能电荷帮浦时脉重置讯号。
申请公布号 CN100524443C 申请公布日期 2009.08.05
申请号 CN200610109928.9 申请日期 2006.08.24
申请人 联咏科技股份有限公司 发明人 许量魁;陈章三
分类号 G09G3/36(2006.01)I;G09G5/00(2006.01)I;H02M1/08(2006.01)I;H02M3/07(2006.01)I 主分类号 G09G3/36(2006.01)I
代理机构 北京中原华和知识产权代理有限责任公司 代理人 寿 宁;张华辉
主权项 1、一种电荷帮浦时脉产生电路,其特征在于其包括:一第一同步计数器,接收一点时脉以及一重置讯号,用以根据该点时脉累加一第一计数值,当该重置讯号致能时,将该第一计数值重设为一第一起始值;一第一比较器,接收该第一计数值,输出该重置讯号,当该第一计数值大于等于一第一预设值,致能该重置讯号;一时脉产生电路,接收一显示时脉以及该重置讯号,输出一电荷帮浦时脉,当该重置讯号致能时,转换该电荷帮浦时脉的逻辑状态,当该显示时脉由一第一状态转为一第二状态时,该电荷帮浦时脉为一第一预设逻辑状态;以及一计数器清除控制电路,接收该重置讯号,输出一电荷帮浦时脉重置讯号,当该重置讯号致能的次数大于等于一第二预设值,致能该电荷帮浦时脉重置讯号;其中,所述的第一同步计数器更包括接收该电荷帮浦时脉重置讯号,当该电荷帮浦时脉重置讯号致能时,将该第一计数值重设为一第一起始值并停止累加该第一计数值,其中,所述的时脉产生电路更包括接收该电荷帮浦时脉重置讯号,当该电荷帮浦时脉重置讯号致能时,设置该电荷帮浦时脉为一第二预设逻辑状态,其中该第二预设逻辑状态与该第一预设逻辑状态互斥。
地址 中国台湾新竹县新竹科学工业园区新竹县创新一路13号2楼