发明名称 半导体存储器
摘要 本发明提供一种半导体存储器。使局部区域包括沿一个方向配置的存储块中的两端的存储块。由于用于使两端的存储块动作的控制电路的一部分不被其它的存储块共用,所以将控制电路与存储块连接的开关电路可始终设定在导通状态。无需对开关电路的导通/截止控制,所以因两端的存储块的存取而引起的功耗小于其它存储块。因此,通过使局部区域包括两端的存储块,能够削减局部刷新模式中的功耗(待机电流)。
申请公布号 CN100520964C 申请公布日期 2009.07.29
申请号 CN200480042349.6 申请日期 2004.03.11
申请人 富士通微电子株式会社 发明人 川畑邦范;大塚修三
分类号 G11C11/406(2006.01)I 主分类号 G11C11/406(2006.01)I
代理机构 北京三友知识产权代理有限公司 代理人 黄纶伟
主权项 1. 一种半导体存储器,其特征在于,所述半导体存储器具备:3个以上的存储块,所述3个以上的存储块具有动态存储单元,且所述3个以上的存储块沿一个方向配置,不同时动作;刷新地址计数器,该刷新地址计数器依次生成用于刷新所述存储单元的刷新地址;控制电路,该控制电路包括第一控制电路、第二控制电路以及第三控制电路,该第一控制电路设置在所述存储块中的位于所述一个方向的一端的第一存储块的外侧、并且与所述第一存储块同步地动作,该第二控制电路设置在所述存储块中的位于所述一个方向的另一端的第二存储块的外侧、并且与所述第二存储块同步地动作,该第三控制电路分别配置在相互相邻的存储块之间,被这些相邻的存储块共用,与相邻的存储块中的一方的动作同步地动作;开关电路,其使所述各控制电路与和该控制电路相邻的所述存储块连接;以及动作控制电路,在根据所述存储块中所生成的刷新请求而定期刷新所述存储器中的一部分所述存储单元的局部刷新模式中,所述动作控制电路使与所述第一控制电路和所述第二控制电路对应的开关电路始终导通,表示在所述局部刷新模式中执行刷新动作的存储块的局部区域被设定为包括所述第一存储块和所述第二存储块。
地址 日本东京都