发明名称 超取样高速时脉/数据回复的系统与方法
摘要 本发明是关于一种超取样高速时脉/数据回复的系统与方法,仅以简单的三个时脉域在数字线路中实现高速时脉/数据的回复,此三个时脉域为内部总体时脉(global internal clock)、反内部总体时脉(inverted global internal clock)以及回复时脉(recovered clock)。其中总体时脉及反内部总体时脉是用来同步超取样数据,整个回复数据的线路是由内部总体时脉所驱动,最后再以回复时脉将回复的数据送出。因此设计基于同步数字的原则,故此系统与方法可用于提高超取样高速时脉/数据回复电路的可测性、稳定及正确性以及缩短实现电路所需的时间。
申请公布号 CN100512009C 申请公布日期 2009.07.08
申请号 CN200410103621.9 申请日期 2004.12.29
申请人 旺玖科技股份有限公司 发明人 林旭婷
分类号 H03L7/00(2006.01)I 主分类号 H03L7/00(2006.01)I
代理机构 北京中原华和知识产权代理有限责任公司 代理人 寿 宁;张华辉
主权项 1、一种超取样高速时脉/数据回复的系统,其特征在于其包括:一模拟电路,用以接收一外界高速数据,并将其超取样为4*i个串列讯号传出;一串列/并列转换单元,内部至少包含有一内部总体时脉同步器、一反内部总体时脉同步器及一转换器,利用二互为反相的频率讯号使该内部总体时脉同步器与该反内部总体时脉同步器分别接收2*i个串列讯号,并通过该转换器将其转化为4*i个并列总线数据传出;一相位选择器,接收该并列总线数据,并根据边缘侦测判断出高速数据的转态相位而产生4*i个相位选择讯号;一延迟器,用以补偿因选择判断相位所产生的时间延迟;及一数据多工器,藉由该相位选择器所判断的转态相位,而自并列总线数据中选择出i个位元作为高速回复数据;其中所述的i变数值为2、3及4中任选其一。
地址 中国台湾