发明名称 |
具有减少消耗功率的闪存设备的页面缓冲器电路 |
摘要 |
一种闪存设备的页面缓冲器电路具有小的消耗功率。该页面缓冲器电路利用在备用和正常模式中将不同的电压提供到锁存器电路来减少在备用模式中的消耗功率。 |
申请公布号 |
CN100511482C |
申请公布日期 |
2009.07.08 |
申请号 |
CN200510136224.6 |
申请日期 |
2005.12.23 |
申请人 |
海力士半导体有限公司 |
发明人 |
李允峰 |
分类号 |
G11C16/06(2006.01)I;G11C16/10(2006.01)I;H01L27/115(2006.01)I;G06F12/00(2006.01)I |
主分类号 |
G11C16/06(2006.01)I |
代理机构 |
北京市柳沈律师事务所 |
代理人 |
黄小临;王志森 |
主权项 |
1. 一种闪存设备的页面缓冲器,包括:位线选择电路,用于响应于位线选择信号,将至少两条位线之一连接到感测节点;高速缓存寄存器电路,用于在编程操作期间存储程序数据信号;主寄存器电路,用于响应于主锁存器信号,在读取操作中存储与通过所述感测节点从所述两条位线之一中接收的读取数据信号相对应的第一状态数据信号,或者在编程操作中存储与通过所述感测节点从所述高速缓存寄存器电路接收的程序数据信号相对应的第二状态数据信号;以及电源电路,用于在活动模式中将第一和第二电压提供到所述主寄存器电路和所述高速缓存寄存器电路来作为操作电压,而在备用模式中将第三电压提供到所述主寄存器电路和所述高速缓存寄存器电路来作为操作电压。 |
地址 |
韩国京畿道 |