发明名称 使用适应性偏压之高摆动运算放大器之输出级
摘要 本发明揭示一种输出级,其包括在一VDDA节点与一输出节点之间之一上拉电流路径中串联耦接的两个电晶体(切换电晶体及偏压电晶体),且亦包括在该输出节点与一接地节点之间之一下拉电流路径中串联耦接的两个电晶体(切换电晶体及偏压电晶体)。提供该等偏压电晶体减小在该等电晶体上降低之最大电压,藉此允许该等电晶体具有比VDDA低之崩溃电压。一适应性偏压电路基于输出节点电压调整一偏压电晶体上之闸极电压。若输出电压在一中间范围中,则将该闸极电压设定为更远离一轨电压以减小电压应力。若该输出电压在一更接近该轨电压之范围中,则将该闸极电压设定为更接近该轨电压,藉此促进轨对轨输出电压摆动。
申请公布号 TW200929859 申请公布日期 2009.07.01
申请号 TW097132312 申请日期 2008.08.22
申请人 高通公司 发明人 黑格 达贝格;秀东万;曼钮 蜜拉
分类号 H03F3/45(2006.01);H03F1/52(2006.01);H03F3/30(2006.01) 主分类号 H03F3/45(2006.01)
代理机构 代理人 陈长文
主权项
地址 美国