发明名称 熔断电路及显示驱动电路
摘要 本发明涉及一种熔断电路和显示驱动电路。其中,锁存电路(20<sub>1</sub>)~(20<sub>3</sub>)获取熔断元件FE1~FE3的设定状态;锁存时钟生成电路(28)根据周期信号(例如帧信号FR)生成锁存时钟信号LCLK;锁存电路(20<sub>1</sub>)~(20<sub>3</sub>),其根据锁存时钟LCLK,周期性地获取熔断元件FE1~FE3的设定状态。根据被锁存电路(20<sub>1</sub>)~(20<sub>3</sub>)锁存的熔断元件FE1~FE3的设定状态来调整模拟值。
申请公布号 CN100505126C 申请公布日期 2009.06.24
申请号 CN03156570.0 申请日期 2003.09.09
申请人 精工爱普生株式会社 发明人 阿部雅彰
分类号 H01H9/00(2006.01)I;H01H85/00(2006.01)I;G09G3/36(2006.01)I 主分类号 H01H9/00(2006.01)I
代理机构 北京康信知识产权代理有限责任公司 代理人 余 刚
主权项 1. 一种用于调整模拟值的熔断电路,其特征在于包括:多个锁存电路,存储多个熔断元件的设定状态;以及锁存时钟生成电路,其基于周期信号,分别对应于各锁存电路,生成不同相位的多个锁存时钟;各锁存电路基于分别对应的锁存时钟,周期性地获取对应的熔断元件的设定状态;所述模拟值是基于由所述多个锁存电路获取的所述多个熔断元件的设定状态进行调整的。
地址 日本东京