发明名称 标准单元、半导体集成电路器件及其版图设计方法
摘要 本发明防止了动态节点的电势反相,该电势反相归因于以下事实,即由与标准单元内部的动态节点处于同一级的布线层制成的任何标准单元之间的连线设置为与动态节点相邻。在标准单元内部的动态节点(101)附近,设置由与动态节点处于同一级的布线层制成的屏蔽连线(102a)和(102b),从而防止标准单元之间的任何连线与动态节点相邻地通过。
申请公布号 CN100505212C 申请公布日期 2009.06.24
申请号 CN200510074765.0 申请日期 2005.06.02
申请人 松下电器产业株式会社 发明人 农添三资;木村纪之;中田充香
分类号 H01L21/82(2006.01)I;G06F17/50(2006.01)I 主分类号 H01L21/82(2006.01)I
代理机构 北京市柳沈律师事务所 代理人 陶凤波;侯 宇
主权项 1. 一种标准单元,其中预定级的布线层能够用作所述标准单元内部的连线和互连标准单元的连线,所述标准单元包括:预定节点,其通过用所述预定级的布线层执行所述标准单元内部的布线而形成,并且易于受到用于互连所述标准单元的连线的电势变化的影响;其电势与所述预定节点不同时变化的屏蔽连线,所述屏蔽连线由所述预定级的布线层制成且在所述标准单元内,且在所述预定节点附近,禁止排布由所述预定级的布线层制成的用于互连所述标准单元的连线,其中所述预定节点和所述屏蔽连线位于相同的层,且其中所述标准单元不包括其他单元。
地址 日本大阪府