发明名称 具有静电放电保护电路的电子设备
摘要 本发明的目的是在制造期间提供静电放电损害保护并在已经制造的电子设备的常规使用期间抑制功耗到尽可能低,同时避免电腐蚀的问题。安排包括一个像素12阵列的电子设备10,其中行和列地址线18、20用于寻址每个像素12。每个地址线通过放电电路38连接到放电线30、32。当地址线在低于第一放电线的电势时,该电路允许地址线和第一放电线30之间电荷的通过,并当地址线在第二放电线以上的电势时,允许地址线和第二放电线32之间电荷的通过。放电元件具有一个结构,其中一个放电元件在电子设备的常规操作期间在电浮置状态,或一个造成传导的导电路径,从而在电子设备的常规操作期间出现的放电器件的泄漏电流能够用于外围电路。
申请公布号 CN100498890C 申请公布日期 2009.06.10
申请号 CN200480004092.5 申请日期 2004.02.06
申请人 统宝香港控股有限公司 发明人 渡边英俊;稻田利弥
分类号 G09G3/20(2006.01)I;G02F1/1362(2006.01)I 主分类号 G09G3/20(2006.01)I
代理机构 北京三友知识产权代理有限公司 代理人 任默闻
主权项 1、一种电子设备,包括:一提供在基板上并排列成行和列的像素阵列,每个像素包括一开关元件;和用于寻址每个像素的多个行和列地址线,其中每个行和列地址线通过第一放电器件连接到第一放电元件,并通过第二放电器件连接到第二放电元件,其中当地址线在低于第一放电元件的电势时第一放电器件允许地址线和第一放电元件之间电荷的通过,并且当地址线在高于第二放电元件的电势时,第二放电器件允许地址线和第二放电元件之间的电荷通过,其中第一和第二放电元件至少之一具有其中在电子设备常规操作期间该一个放电元件在电浮置状态的结构。
地址 中国香港沙田香港科学园区科技大道东5号飞利浦大厦二楼