发明名称 延迟级选择电路和其相关方法
摘要 一延迟级选择电路,包含:第一寄存器,根据一时钟信号以及延迟时钟信号产生多个取样值;第一存储单元,存储取样值,并根据第一选择信号输出取样值;选择单元,根据第二选择信号输出取样值;判断模块,判断两连续取样值是否符合一特定关系,若是则决定出特定延迟级,且特定延迟级也根据一计数值决定;计数器,产生计数值以控制第一寄存器所取样的延迟时钟信号;第一选择信号产生电路,根据计数值产生第一选择信号;第二选择信号产生电路,依据计数值设定第二选择信号。
申请公布号 CN101452306A 申请公布日期 2009.06.10
申请号 CN200710196240.3 申请日期 2007.11.30
申请人 瑞昱半导体股份有限公司 发明人 郭东政;张名君
分类号 G06F1/10(2006.01)I;H03K5/13(2006.01)I 主分类号 G06F1/10(2006.01)I
代理机构 北京市柳沈律师事务所 代理人 蒲迈文
主权项 1. 一种延迟级选择电路,用以自多个延迟级中选择一特定延迟级,所述延迟级分别输出多个延迟时钟信号,该延迟级选择电路包含:一第一寄存器,耦接至所述延迟级,用以根据一时钟信号分别取样所述延迟时钟信号以产生多个取样值;多个第一存储单元,耦接至该第一寄存器,所述存储单元分别存储所述取样值,每一个第一存储单元根据相对应的一第一选择信号输出所述取样值至少其中之一;一第一选择单元,耦接至所述第一存储单元,用以根据一第二选择信号分别输出所述取样值;一判断模块,耦接于该第一选择单元,用来判断所述取样值中两个连续的一第一与一第二取样值是否符合一特定关系,以及当该第一与该第二取样值符合该特定关系时,决定该特定延迟级;以及一计数器,耦接于该判断模块,用来产生一计数值以控制该第一寄存器所取样的一延迟时钟信号。
地址 中国台湾新竹科学园区