发明名称 接收电路
摘要 提供一种能够抑制通信异常的发生频度的接收电路。接收电路(10)用于输入AMI信号并将其转换为二值的输出信号后输出,具有正侧电平判定电路(31)、负侧电平判定电路(32)以及选通电路(U3)。正侧电平判定电路(31)判定输入信号的电压是大于还是小于正的阈值。正的阈值通过正反馈(41)而具有迟滞特性。负侧电平判定电路(32)判定输入信号的电压是大于还是小于负的阈值。负的阈值通过正反馈(42)具有迟滞特性。选通电路(U3)将正侧电平判定电路(31)和负侧电平判定电路(32)的各个输出逻辑合成,而生成输出信号。
申请公布号 CN101455043A 申请公布日期 2009.06.10
申请号 CN200780019530.9 申请日期 2007.05.28
申请人 大金工业株式会社 发明人 冈野贵史
分类号 H04L25/03(2006.01)I;H04L25/49(2006.01)I;H03K5/08(2006.01)I 主分类号 H04L25/03(2006.01)I
代理机构 北京三友知识产权代理有限公司 代理人 黄纶伟
主权项 1. 一种接收电路,用于输入经信号交替反转编码的信号并将其转换为二值输出信号后输出,所述接收电路具有:第1判定单元(U1),其判定输入信号是大于还是小于正的第1阈值;第2判定单元(U2),其判定输入信号是大于还是小于负的第2阈值;输出信号生成单元(U3),其根据所述第1判定单元和所述第2判定单元的判定结果,生成所述输出信号;第1迟滞生成单元(41),其使所述第1阈值具有迟滞特性;以及第2迟滞生成单元(42),其使所述第2阈值具有迟滞特性。
地址 日本大阪府