发明名称 具有多层接线结构的半导体晶片
摘要 本发明公开一种具有多层接线结构的半导体晶片。晶片包括:位于晶片上且排置成一阵列的多个裸片区以及位于裸片区之间的多个切割道区。具有未掺杂硅玻璃(undoped silica glass,USG)顶层接线层位于超低介电常数(extremely-low dielectric constant,ELK)接线层上方的半导体晶片的切割道具有至少一金属层结构大体覆盖由二切割道交界而成的角落区,以抑制晶片切割操作期间USG/ELK界面发生剥离。本发明能够解决现有技术中存在剥离缺陷问题,提高了IC装置的可靠度。
申请公布号 CN101447463A 申请公布日期 2009.06.03
申请号 CN200810181940.X 申请日期 2008.11.28
申请人 台湾积体电路制造股份有限公司 发明人 陈宪伟;蔡豪益;郑心圃;刘豫文
分类号 H01L23/00(2006.01)I;H01L23/522(2006.01)I 主分类号 H01L23/00(2006.01)I
代理机构 隆天国际知识产权代理有限公司 代理人 陈 晨;张浴月
主权项 1. 一种具有多层接线结构的半导体晶片,该晶片包括:多个裸片区,位于该晶片上且排置成一阵列,其中所述多个裸片区具有一结构,包括:一第一组一层或一层以上的接线层,包括一第一组导体金属及用以在该第一组导体金属之间作为绝缘的一第一介电材料;一第二组一层或一层以上的接线层,位于该第一组接线层上方,包括一第二组导体金属及用以在该第二组导体金属之间作为绝缘的一第二介电材料,其中该第一介电材料的介电常数低于该第二介电材料;以及一顶层钝化层,位于该第二组接线层上方;以及多个切割道区,位于所述多个裸片区之间,其中该第一组及该第二组导体金属未延伸至所述多个切割道区内且所述多个切割道区包括:多个金属层结构,设置于该第二组接线层上,所述多个金属层结构的每一个大体位于所述多个切割道区的一角落区,其中该角落区定义于二切割道的交界处,以通过位于所述角落区的所述多个金属层结构来抑制晶片切割操作期间该角落区内的该第一介电材料与该第二介电材料之间发生剥离。
地址 中国台湾新竹市