摘要 |
1. Г-триггнер, содержащий n входов, КМОП инвертор, логический элемент с инверсией, p-транзистор и n-транзистор, причем вход инвертора подключен к n-му входу триггера, затворы p- и n-транзисторов соединены с выходом логического элемента с инверсией и выходом триггера, отличающийся тем, что в схему введены (n-1) блоков разрешения хранения на выходе триггера низкого уровня, выполненных на p-транзисторах, и (n-1) блоков разрешения хранения на выходе триггера высокого уровня, выполненных на n-транзисторах, входы блоков разрешения обоих типов подключены к соответствующим первым (n-1) входам Г-триггера, выходы блоков разрешения хранения на выходе триггера низкого уровня соединены с истоком p-транзистора, выходы блоков разрешения хранения на выходе триггера высокого уровня соединены с истоком n-транзистора, стоки p- и n-транзисторов подключены к выходу инвертора и входу логического элемента с инверсией. ! 2. Г-триггер по п.1, отличающийся тем, что блок разрешения хранения на выходе триггера низкого уровня реализован на одном p-транзисторе, исток которого подключен к шине питания, затвор - к входу блока, а сток - к выходу блока, блок разрешения хранения на выходе триггера высокого уровня реализован на одном n-транзисторе, исток которого подключен к общей шине, затвор - к входу блока, а сток - к выходу блока. ! 3. Г-триггер по п.2, отличающийся тем, что введены еще m входов, (m=1…(n-1)), дополняющие имеющиеся т входы до парафазного типа с нулевым спейсером, добавлен еще один вход и один p-транзистор в первые m блоки разрешения хранения на выходе триггера низкого уровня, исток первого транзистора подключен к шине питания, сток первого транзистора соединен |