发明名称 数字时域均衡实验设备
摘要 本实用新型提供现代通信原理教学实验中数字时域均衡的实验设备以及实验模块。本实用新型包括延迟线,延迟线有一个或多个延迟节,各个延迟节之间通过导线或电路板上的通路串联连接,每个延迟节的两头各有一个抽头,延迟节中,输入隔直电容位于输入端,输入隔直电容后分成两路,输入电阻一路接运算放大器的正极,输入电阻后引出输入电容,另一个输入电阻一路接运算放大器的负极,这个输入电阻后又引出另一个反馈电阻,该反馈电阻的另一头接在从运算放大器的放大极的引出线上,输出隔直电容位于输出端,各元器件通过导线或电路板上的通路连接。本实用新型的延迟线与编码器、译码器和信号模拟器等由导线或电路板上的通路连接组成时域均衡器模块。
申请公布号 CN201237851Y 申请公布日期 2009.05.13
申请号 CN200820104497.1 申请日期 2008.08.22
申请人 桂林电子科技大学 发明人 田克纯;覃远年;首照宇;陈皓;王吉平
分类号 G09B25/02(2006.01)I 主分类号 G09B25/02(2006.01)I
代理机构 桂林市华杰专利事务所有限责任公司 代理人 巢雄辉
主权项 1、数字时域均衡实验设备,包括延迟线,其特征在于:延迟线有一个或多个延迟节(1),各个延迟节(1)之间通过导线或电路板上的通路串联连接,每个延迟节的两头各有一个抽头,延迟节(1)中,输入隔直电容(2)位于输入端,输入隔直电容(2)后分成两路,反馈电阻(3)一路接运算放大器(7)的正极,反馈电阻(4)一路接运算放大器(7)的负极,反馈电阻(3)后引出反馈电容(5),反馈电阻(4)后引出反馈电阻(6),反馈电阻(6)的另一头接在从运算放大器(7)的放大极的引出线上,输出隔直电容(8)位于输出端,各元器件通过导线或电路板上的通路连接。
地址 541004广西壮族自治区桂林市金鸡路1号桂林电子科技大学