发明名称 电子电路
摘要 提供了一种电子电路,包括:用于将第一电压域的电路耦合至电子电路的输入(V<sub>IN</sub>);以及耦合在电源电压(VDD)和电压(VSS)之间的第一、第二、第三和第四晶体管。第三晶体管(M1)耦合在所述电压(VSS)和第一节点(tn)之间。第二晶体管(M2)耦合在第二节点(tp)和输出(V<sub>OUT</sub>)之间。第三晶体管(M3)耦合在第一节点(tn)和输出(V<sub>OUT</sub>)之间。第四晶体管(M4)耦合在电源电压(VDD)和第二节点(tp)之间。第一参考电压发生单元(RC)接收第一节点(tn)处的电压以及所述电压(VSS)作为输入,并且其输出耦合至第二晶体管(M2)的栅极。第二参考电压发生单元(RD)接收电源电压(VDD)以及第二节点(tp)处的电压作为输入,并且其输入耦合至第三晶体管(M3)的栅极。第一和第二参考电压发生单元(RD、RC)根据第一、第二、第三或第四晶体管(M1-M4)的逻辑状态中的至少一个产生参考电压。
申请公布号 CN101421926A 申请公布日期 2009.04.29
申请号 CN200780013297.3 申请日期 2007.04.11
申请人 NXP股份有限公司 发明人 达尔马雷·M·内达尔吉
分类号 H03K17/10(2006.01)I;H03K19/0185(2006.01)I 主分类号 H03K17/10(2006.01)I
代理机构 中科专利商标代理有限责任公司 代理人 朱进桂
主权项 1、一种电子电路,包括:输入(VIN),用于将第一电压域的电路耦合至电子电路,第一、第二、第三和第四晶体管,耦合在电源电压(VDD)和电压(VSS)之间,其中,第三晶体管(M1)耦合在所述电压(VSS)和第一节点(tn)之间,其中,第二晶体管(M2)耦合在第二节点(tp)和输出(VOUT)之间,其中,第三晶体管(M3)耦合在第一节点(tn)和输出(VOUT)之间,其中,第四晶体管(M4)耦合在电源电压(VDD)和第二节点(tp)之间,第一参考电压发生单元(RC),接收第一节点(tn)处的电压以及所述电压(VSS)作为输入,其中,所述第一参考电压发生单元的输出耦合至第二晶体管(M2)的栅极,以及第二参考电压发生单元(RD),接收电源电压(VDD)以及第二节点(tp)处的电压作为输入,其中,所述第二参考电压发生单元的输出耦合至第三晶体管(M3)的栅极,其中,第一和第二参考电压发生单元(RD、RC)根据第一、第二、第三或第四晶体管(M1-M4)的逻辑状态中的至少一个产生参考电压。
地址 荷兰艾恩德霍芬