发明名称 具有省电指令高速缓存通路预测器和指令代替方案的微处理器
摘要 公开一种具有省电指令高速缓存通路预测器和指令代替方案的微处理器。在一个实施例中,处理器包括:多通路组高速缓存、通路预测器、策略计数器和高速缓存再填充电路。策略计数器向通路预测器提供信号,以确定通路预测器是在第一模式还是在第二模式下运行。在高速缓存未中之后,高速缓存再填充电路选择高速缓存的通路,并且将与该通路的数据内存域相关的层号与通路-组-层号相比较。如果所述层号与所述通路-组-层号不匹配,则高速缓存再填充电路向所述域写入数据块。如果所述层号等于所述通路-组-层号,则高速缓存再填充电路为其它通路重复上述步骤,直到将存储块写入高速缓存。
申请公布号 CN101375228A 申请公布日期 2009.02.25
申请号 CN200680050617.8 申请日期 2006.11.15
申请人 MIPS技术公司 发明人 M·科诺斯
分类号 G06F1/32(2006.01);G06F12/08(2006.01);G06F12/12(2006.01) 主分类号 G06F1/32(2006.01)
代理机构 中国国际贸易促进委员会专利商标事务所 代理人 杜娟
主权项 1.一种处理器,包括:多路高速缓存;耦接至所述多路高速缓存的预测器,用于预测所述多路高速缓存的哪个通路包含要提取的指令;和耦接至所述预测器的策略计数器;其中响应于由所述策略计数器向所述预测器提供的策略信号,所述预测器在多个省电模式中的一个省电模式下运行。
地址 美国加利福尼亚