发明名称 鉴相器电路及其实现方法
摘要 本发明公开了一种鉴相器电路及其实现方法,所述的鉴相器电路包括电流源、开关和输出端,每路输入信号均为一对差分信号;电流源通过两级开关连接到输出端,其中每级开关由两个开关组成;所述的两级开关分别由两路输入差分信号控制。所述的鉴相器电路的实现方法包括如下步骤:首先将每路输入信号均以一对差分信号的形式表示;然后将两路输入差分信号分别控制两级开关,电流源的信号通过所述的两级开关输出到输出端;最后输出端的输出信号即与两路输入信号的相位差成正比。本发明采用差分形式的输入信号,提高了鉴相器的输入信号的抗干扰能力;同时仅使用级连的开关即实现鉴相逻辑,简化了电路结构,有效避免了电路内部信号间的干扰。
申请公布号 CN101373970A 申请公布日期 2009.02.25
申请号 CN200710094037.5 申请日期 2007.08.24
申请人 锐迪科创微电子(北京)有限公司 发明人 黄显洋;魏述然;石浩
分类号 H03L7/085(2006.01);H03L7/08(2006.01) 主分类号 H03L7/085(2006.01)
代理机构 上海浦一知识产权代理有限公司 代理人 陈平
主权项 1.一种鉴相器电路,包括电流源、开关和输出端,其特征是:每路输入信号均为一对差分信号;电流源通过两级开关连接到输出端,其中每级开关由两个开关组成;所述的两级开关分别由两路输入差分信号控制。
地址 100086北京市海淀区知春路113号银网中心A座1106