发明名称 快速编码和解码方法及相关设备
摘要 本发明涉及一种对输入比特序列(S0)进行低延迟编码以生成编码比特序列(S)的方法和相应的解码方法,该编码方法包括:第一编码步骤(E1),其利用第一代码而被应用于所述输入比特序列(S0)中的比特;交织步骤(E3),其中交织器对利用所述第一代码而获得的比特进行交织;和第二奇偶编码步骤(E4),其利用第二代码而被应用于从所述交织器获得的比特以生成所述编码比特序列S。所述方法的特征在于,所述第二奇偶编码步骤(E4)在预定数量Δ的比特已经被交织之后开始,所述预定数量Δ的比特是在取决于所述交织步骤(E3)的一个或多个参数的第一低数量Δi的比特与对应于要在所述交织步骤(E3)期间处理的总比特数量的第一高数量Δs的比特之间。
申请公布号 CN101371448A 申请公布日期 2009.02.18
申请号 CN200780002780.1 申请日期 2007.01.18
申请人 法国电信公司 发明人 J-B·道尔;H-H·阿蒙;P·贝纳赫
分类号 H03M13/29(2006.01) 主分类号 H03M13/29(2006.01)
代理机构 北京市中咨律师事务所 代理人 杨晓光;于静
主权项 1.一种对输入比特序列(S0)编码以生成编码比特序列(S)的方法,所述方法包括:-第一编码步骤(E1),其利用第一代码而被应用于所述输入比特序列(S0)中的比特;-交织步骤(E3),其中交织装置(33)对利用所述第一代码而获得的比特进行交织;和-第二编码步骤(E4),称作奇偶步骤,其利用第二代码而被应用于从所述交织装置(33)获得的比特以生成所述编码比特序列S,所述方法的特征在于,所述第二奇偶编码步骤(E4)在预定数量Δ的比特已经被交织之后开始,而不必等待所述交织步骤(E3)的结束,所述预定数量Δ的比特是在取决于所述交织步骤(E3)的一个或多个参数的第一低数量Δi的比特与对应于要在所述交织步骤(E3)期间处理的总比特数量的第一高数量Δs的比特之间。
地址 法国巴黎