发明名称 POS收发控制装置
摘要 一种POS收发控制装置,至少设有:POS接收模块、POS发送模块、内部总线、内部总线仲裁器和PCI接口;其中,POS接收模块、POS发送模块、内部总线仲裁器和PCI接口分别连接到内部总线上;本发明将存储器直接挂接于PCI总线上,数据从POS收发控制器到存储器只需经过一级总线仲裁;POS收发控制器的结构简单;POS收发控制器与软件的接口,基于循环链表的结构,为软件提供了极大的灵活性;数据直接从PCI接收缓存,减轻了PCI总线的负荷,又提高了系统性能;POS收发控制器自动完成数据包的收发过程,由此降低CPU的开销,并且该收发控制器直接使用PCI总线,避免了不必要的转换。
申请公布号 CN100461724C 申请公布日期 2009.02.11
申请号 CN02137260.8 申请日期 2002.09.27
申请人 中兴通讯股份有限公司 发明人 周昶
分类号 H04L12/28(2006.01);H04L29/10(2006.01) 主分类号 H04L12/28(2006.01)
代理机构 代理人
主权项 1.一种SONET/SDH上的包(POS)收发控制装置,其特征在于:包括分别连接到内部总线上的POS接收模块、POS发送模块、内部总线仲裁器(312)、PCI接口(306)和通用CPU(203);其中,POS接收模块用于接收POS数据包,POS发送模块用于发送POS数据包;内部总线仲裁器(312)用于控制POS接收模块或POS发送模块对内部总线的占用;通用CPU(203)用于根据预设在其内部的程序控制上述POS接收模块及POS发送模块的收、发POS包的操作;所述的POS接收模块至少设有:POS-PHY接收接口(301)、POS接收缓存(302)、POS接收缓存控制器(303)、PCI发送缓存(305)、PCI发送控制器(304);其中,POS-PHY接收接口(301)与POS接收缓存(302)连接,POS接收缓存(302)、POS接收缓存控制器(303)、PCI发送缓存(305)相互连接,PCI发送缓存(305)和PCI发送控制器(304)分别连接到内部总线上;并且,POS-PHY接收接口(301)用于接收POS包,并将该POS包传送到POS接收缓存(302);POS接收缓存(302),用于将接收到的数据存入接收缓存,并向POS接收缓存控制器(303)报告状态;POS接收缓存控制器(303),用于控制POS接收缓存(302)的动作,并将POS接收缓存(302)中的数据搬移到PCI发送缓存(305)中;PCI发送控制器(304),用于自动轮询发送缓存描述表(BD表),申请内部总线和外部总线,并控制数据发送地址和长度;PCI发送缓存(305),用于存储等待发送的数据;所述的POS发送模块至少设有:POS-PHY发送接口(307)、POS发送缓存(308)、POS发送缓存控制器(309)、PCI接收缓存(310)、PCI接收控制器(311);其中,POS-PHY发送接口(307)和POS发送缓存(308)连接,POS发送缓存(308)、POS发送缓存控制器(309)、PCI接收缓存(310)相互连接,PCI接收缓存(310)和PCI接收控制器(311)分别连接到内部总线上;并且,POS-PHY发送接口(307),用于发送存储在POS发送缓存(308)中的数据;POS发送缓存(308)用于存储等待发送的数据,并向POS发送缓存控制器(309)报告状态;POS发送缓存控制器(309),用于控制POS发送缓存(308)的动作,并将PCI接收缓存(310)中的数据搬移到POS发送缓存(308)中;PCI接收缓存(310),用于存储PCI总线上接收到的数据;PCI接收控制器(311),用于自动轮询接收BD表,申请内部总线和外部总线,并控制数据发送地址和长度。
地址 518057广东省深圳市南山区高新技术产业园科技南路中兴通讯大厦法律部