发明名称 存储器中的冗余方案
摘要 本申请案涉及存储器中的冗余方案。使用单独的配对控制器芯片在快闪存储器芯片外部提供列冗余。所述配对芯片初始从所述快闪存储器芯片接收并存储所述快闪存储器中的有缺陷存储器单元的融合地址信息。在读取操作模式下,所述配对控制芯片检测来自所述快闪存储器的有缺陷地址的接收,并将从所述快闪存储器芯片下载的冗余数据存储在冗余移位寄存器中。所述冗余数据用于向与所述配对控制芯片接口的外部用户提供正确的快闪存储器数据。在编程操作模式下,所述配对控制芯片提供存储在所述快闪存储器芯片中的冗余列中的冗余位。所述配对控制芯片通过容易地提供针对位、半字节或字节的若干不同冗余方案而不需要所述快闪存储器芯片本身中的额外逻辑电路来提供灵活性。以一次一字节的方式在所述快闪存储器芯片与所述配对控制芯片之间转移数据。
申请公布号 CN101364448A 申请公布日期 2009.02.11
申请号 CN200810134950.8 申请日期 2008.08.07
申请人 爱特梅尔公司 发明人 维贾伊·P·阿杜苏米利;尼古拉·特勒柯
分类号 G11C29/00(2006.01);G11C16/06(2006.01) 主分类号 G11C29/00(2006.01)
代理机构 北京律盟知识产权代理有限责任公司 代理人 孟锐
主权项 1.一种以用于读取快闪存储器芯片的单独配对控制芯片来提供列冗余的方法,其包括以下步骤:将正常数据字节和冗余列数据字节从所述快闪存储器芯片转移到所述快闪存储器芯片中的页寄存器中,其中所述冗余列数据字节含有用于对应的有缺陷快闪存储器单元的一个或一个以上正确位;将所述冗余列数据字节从所述快闪存储器芯片中的所述页寄存器转移到所述配对控制芯片中的移位寄存器;将所述正常数据字节从所述快闪存储器芯片中的所述页寄存器取到所述配对控制芯片中;在所述配对控制芯片中检查所取的正常数据字节的地址是否针对有缺陷的存储器位置;如果所取的正常数据字节的位均不来自有缺陷的存储器单元,那么将所述正常数据字节存储在所述配对控制芯片中的页寄存器中;如果所述所取的正常数据字节的位中的至少一者来自有缺陷的存储器单元,那么在所述配对控制芯片中使所述正常数据字节与对应的冗余数据字节组合,以为外部用户提供具有正确位的正确数据字节。
地址 美国加利福尼亚州