发明名称 半导体器件及其制造方法
摘要 提供一种半导体器件,该半导体器件提供降低的电流泄漏和寄生电阻,以实现稳定的电流增益。在p型多晶硅膜上,生长第一多晶半导体层,其中,所述p型多晶硅膜暴露在由包含p型多晶硅膜和氮化硅膜的多层膜构成的遮护部分的下表面中,同时在n型集电区层上生长第一半导体层,然后选择地移除所述第一多晶半导体层。此外,第二生长操作用于在不接触所述氮化硅膜的情况下,在暴露在所述遮护部分的下表面中的p型多晶半导体膜的暴露部分上生长第二多晶半导体层和第三多晶半导体层,同时生长第二半导体层和第三半导体层,以使得第三半导体层与第三多晶半导体层接触。
申请公布号 CN101364543A 申请公布日期 2009.02.11
申请号 CN200810145329.1 申请日期 2008.08.07
申请人 恩益禧电子股份有限公司 发明人 小野真隆;藤田安希子
分类号 H01L21/331(2006.01);H01L29/737(2006.01) 主分类号 H01L21/331(2006.01)
代理机构 中原信达知识产权代理有限责任公司 代理人 孙志湧;陆锦华
主权项 1.一种制造半导体器件的方法,包括:在具有第一型导电性的集电区层的衬底上,顺序提供第一绝缘膜、具有第二型导电性的多晶半导体膜和第二绝缘膜,所述第二型导电性与所述第一型导电性相反;选择地蚀刻所述第二绝缘膜和所述多晶半导体膜,以提供凹部,所述凹部的底部包括所述第一绝缘膜的暴露部分;在所述第二绝缘膜上方和所述凹部的侧壁上方形成第三绝缘膜,同时部分地保留所述凹部是暴露的;在深度方向上蚀刻暴露在所述凹部的底部中的所述第一绝缘膜的所述暴露部分,并在横向方向上蚀刻所述第一绝缘膜的侧表面,以提供中空部分并形成遮护部分,所述中空部分具有在其底部暴露的所述集电区层的暴露部分,所述遮护部分由具有所述多晶半导体膜、所述第二绝缘膜和所述第三绝缘膜的多层膜构成;在暴露在所述中空部分的底部中的所述集电区层的所述暴露部分上生长基区层和第三半导体层,所述基区层由第一半导体层和第二半导体层构成,并在暴露在所述遮护部分的下表面中的所述多晶半导体膜的所述暴露部分上方生长第一多晶半导体层、第二多晶半导体层和第三多晶半导体层,以形成基区连接部分,所述基区连接部分能够电连接所述多晶半导体膜和所述基区层;以及将所述第一型导电性的杂质注入到所述第三半导体层的至少一部分中,以形成发射区层,其中,所述生长基区层和第三半导体层包括:在生长所述第一半导体层的同时,在暴露在所述遮护部分的下表面中的所述多晶半导体膜的所述暴露部分上方生长所述第一多晶半导体层,所述第一多晶半导体层是未掺杂的,并且所述第一半导体层是未掺杂的;选择地移除所述第一多晶半导体层;以及在所述第一半导体层上生长所述第二半导体层和所述第三半导体层的同时,在暴露在所述遮护部分的下表面中的所述多晶半导体膜的所述暴露部分上方选择地生长所述第二多晶半导体层和所述第三多晶半导体层而不与所述第三绝缘膜接触,使得所述第三半导体层与所述第三多晶半导体层接触,所述第二多晶半导体层包含第二型导电性的杂质并用作所述基区连接部分,所述第三多晶半导体层是未掺杂的,所述第二半导体层包含第二型导电性的杂质,所述第三半导体层是未掺杂的。
地址 日本神奈川