发明名称 PLL电路
摘要 在PLL电路中,在电压控制振荡器4中具有2个电压电流转换电路(40、41)、和选择这些电压电流转换电路(40、41)的任一个的输出的选择电路(42)。由选择电路(42)所选择的一个电压电流转换电路的输出被输入到电流控制振荡器(45)。一个电压电流转换电路(41)的输入端与环路滤波器(3)的输出端相连接,另一个电压电流转换电路(40)的输入端与电压控制振荡器(4)的振荡特性评价用的输入端子(8)相连接。因此,能够有效地抑制由将用于评价电压控制振荡器的振荡特性的输入端子经由开关与环路滤波器相连接的结构而产生的环路滤波器的电压的时间变化和PLL电路的输出频率的时间变化。
申请公布号 CN101361271A 申请公布日期 2009.02.04
申请号 CN200780000773.8 申请日期 2007.03.29
申请人 松下电器产业株式会社 发明人 曾川和昭;木下雅善;山田祐嗣;中塚淳二
分类号 H03L7/099(2006.01) 主分类号 H03L7/099(2006.01)
代理机构 北京市金杜律师事务所 代理人 季向冈
主权项 1.一种PLL电路,由相位比较器,电荷泵电路、环路滤波器、电压控制振荡器以及分频电路构成,该PLL的电路的特征在于,上述电压控制振荡器包括:至少2个输入端子;将上述2个输入端子的各自的电压转换为电流的2个电压电流转换电路;选择上述2个电压电流转换电路中的任意一个的选择电路;以及根据由上述选择电路所选择的电压电流转换电路的输出电流而使振荡频率发生变化的振荡器,上述电压控制振荡器的至少1个输入端子与上述环路滤波器相连接,至少另1个输入端子为用于评价上述电压控制振荡器的输入端子。
地址 日本大阪府