发明名称 | 降低正在被供电的存储体的数量 | ||
摘要 | 本发明包括具有独立功率控制(110)的多个存储体(102,103),从而任何不积极参与存储分区数据的存储体(102,103)能被动态电压缩放降低功率。采用存储器管理单元(112)来重新映射分区,因此它们占据了较少的存储体,并且采用重新划分处理器(101)来计算分区是如何被打包并且被挤压在一起以使用较少的存储体的。因此,通过限制正在被供电的存储体(102,103)的数量来降低总的系统功率耗散。 | ||
申请公布号 | CN101346701A | 申请公布日期 | 2009.01.14 |
申请号 | CN200680048503.X | 申请日期 | 2006.12.20 |
申请人 | NXP股份有限公司 | 发明人 | 赛纳斯·卡尔拉帕勒姆;米林德·马诺哈尔·库尔卡尼 |
分类号 | G06F12/02(2006.01) | 主分类号 | G06F12/02(2006.01) |
代理机构 | 北京天昊联合知识产权代理有限公司 | 代理人 | 陈源;张天舒 |
主权项 | 1.一种电路,其包括:至少两个能够独立和单独控制功耗的存储体(102,103);功率控制器(110),其被连接用来给每个存储体(102,103)供电,以便能使至少一个存储体(102)功率下降以省电;存储器管理单元(MMU)(112),其用于将所述存储体(102,103)映射到存储器空间中;以及处理器(CPU)(101),其用于计算存储器映射和划分,以及被连接用来指示所述MMU(112)来重新映射和重新划分存储器,以及被连接用来命令所述功率控制器(110)来减少正在被供电的存储体(102,103)的数量。 | ||
地址 | 荷兰艾恩德霍芬 |