发明名称 处理装置以及时钟控制方法
摘要 本发明提供一种处理装置以及时钟控制方法,处理装置(100)具有:与外部时钟同步地进行数据传送的接口及其控制电路(142);内部振荡器(120);和使用由内部振荡器(120)生成的内部时钟来进行数据传送的接口及其控制电路(143),其中,具有与接口对应地在内部时钟和外部时钟之间切换系统时钟的时钟控制电路(130),当切换系统时钟时,在使CPU(141)变为休眠状态后进行切换,在切换完成后解除CPU(141)的休眠状态而使动作再次开始。
申请公布号 CN101324931A 申请公布日期 2008.12.17
申请号 CN200810109955.5 申请日期 2008.06.11
申请人 株式会社瑞萨科技 发明人 望月义则;受田贤知;盐田茂雅
分类号 G06K19/07(2006.01) 主分类号 G06K19/07(2006.01)
代理机构 中国国际贸易促进委员会专利商标事务所 代理人 吴丽丽
主权项 1.一种处理装置,其特征在于,具有:CPU;第1接口,与从外部终端供给的外部时钟同步地在与上述外部终端之间进行数据传送;用于上述第1接口的第1控制电路;时钟生成电路,生成时钟;第2接口,使用由上述时钟生成电路生成的内部时钟来在与上述外部终端之间进行数据传送;用于上述第2接口的第2控制电路;以及时钟控制电路,与该处理装置为了在与上述外部终端之间进行数据传送而使用的上述第1接口以及上述第2接口中的某一个接口对应地,在上述外部时钟和上述内部时钟之间切换该处理装置内的至少上述CPU所利用的系统时钟,上述处理装置当在上述外部时钟和上述内部时钟之间切换上述系统时钟时,在使上述CPU变为休眠状态后,利用上述时钟控制电路来进行切换,在切换完成后解除上述CPU的休眠状态而使CPU的动作再次开始。
地址 日本东京