发明名称 |
Digital implementation of parity monitor and alarm |
摘要 |
A digital bit error violation rate circuit monitors the bit error integrity of a data stream and generates an alarm if the bit error rate exceeds an established bit error integrity threshold.
|
申请公布号 |
US4291403(A) |
申请公布日期 |
1981.09.22 |
申请号 |
US19790041452 |
申请日期 |
1979.05.22 |
申请人 |
ROCKWELL INTERNATIONAL CORPORATION |
发明人 |
WADDILL, JOHN W.;POURMAND, BAHRAM |
分类号 |
G06F11/00;H04L1/24;(IPC1-7):G06F11/30;H04B17/00 |
主分类号 |
G06F11/00 |
代理机构 |
|
代理人 |
|
主权项 |
|
地址 |
|