发明名称 双音多频信号产生电路
摘要 输出对应于从按钮输入进来的信号频率之选择信的 DTMF信号产生电路。从振荡电路输出的高频信号系以第一分频比分频的第一分频电路和以第二分频比分频的第二分频电路分别予以分频。第一、第二两个分频器输出的分频信号系由以所定的定时进行之开关予以分数分频。经由开关予以分数分频的信号系由ROM位址计数器予以计数而输出位址信号。输出的位址信号被传送至记忆对应于预先在各位址值的正弦波之波高值的SIN波ROM而输出依照位址值的5数元(bit)数位信号。又,比率产生电路系对应于ROM位址计数器输出的址值和根据从链输入控制电路所得之任意分频比的所定切换定时,就进行分数分频而可以得到近似于DTMF规格标准频率的波形。
申请公布号 TW161307 申请公布日期 1991.06.21
申请号 TW079105408 申请日期 1990.06.30
申请人 罗母股份有限公司 发明人 佐治满郎
分类号 H04M11/06 主分类号 H04M11/06
代理机构 代理人 洪武雄 台北巿城中区武昌街一段六十四号八楼;陈灿晖 台北巿城中区武昌街一段六十四号八楼
主权项 1﹒一种双音多频信号产生电路,系按照从操作键输入的输入信号而输出其对应于频率的选择信号之双言多频(DualToneMultiFrequencytDTMF)信号产生电路,包括以下项目:(a)振荡所定高频脉冲信号的振荡信号;(b)将前述振荡电路输出的脉冲信号以第一分频比分频的第一分频电路;(c)与前述第一分频电路并联接续,将前述振荡电路输出的脉冲信号以第二分频比分频的第二分频电路;(d)将前述第一、第二分频电路输出的输出信号以所定的时序(timing)进行切换的开关(switch);(e)将前述开关输出的输出信号予以计数,其计数値每达到所定値时就予以重设(reset)的ROM址计数器(ROMaddresscounter);(f)依照前述ROM址计数器输出的址値,输出对应于正弦波的数位数据(digitaIdata)的正弦波ROM;(g)依照操作键的输入信号,决定分频比的键输入控制电路;以及(h)利用对应于从前述ROM址计数器输出的扯値和从键输入控制器电路输入的分频比切换之定时来切换前述开关的比率产生电路。2﹒如申请专利范围第1项之双音多频信号产生电路,其中,在前述振荡电路与前述第一、第二分频电路之间连接10分频器,而从前述振荡电路输出的高频信号系10分频信号者。3﹒如申请专利范围第1项之双音多频信号产生电路,其中,前述第一分频电路系由分频计数器和第一分频比电路所构成,又,前述第二分频电路系由分频计数器和第二分频比电路所构成,而前述第一及第二分频计数器系共同的计数器者。4﹒如申请专利范围第1项之双音多频信号产生电路,其中,前述振荡电路的振荡频率系3﹒579545MHz。5﹒如申请专利范围第3项之双音多频信号产生电路,其中,前述分频计数器系供给5数元(bit)的信号。6﹒一种双音多频信号产生电路,系输出对应于从操作键输入的输入信号之频率的选择信号之DTMF信号产生电路,包含:(a)振荡所定高频脉冲信号的振荡电(b)将前述振荡电路的高频脉冲信号予以10分频的10分频器;(c)将前述10分频器输出的分频信号以第一分频比予以分频的第一分频电路;(d)与前述的第一分频电路并联连接,将前述10分频器输出的分频信号以第二分频比予以分频的第二分频电路;(e)将前述的第一、第二分频电路输出的输出信号以所定的时序切换并进行分数分频的关关;(f)将前述开关输出的分频信号予以计数,其计数値每远到所定値时就予以重设的ROM址计数器;(g)依照前述ROM址计数器输出的址値,输出对应于所定正弦波之数位数据的正弦波ROM;(h)将前述正弦波ROM输出的数位信号变换为类比信号的数位/类比变换器;(i)依照操作键输出的输入信号,决定分频比的键输入控制器电路;以及(j)依照对应于前述ROM址计数器输出的址値和从键输入控制器电路输入的分频比之切换定时切换前述开关的比率产生电路者。7﹒如申请专利范围第6项之双音多频信号产生电路,其中,前述的第一分频比电路系由分频计数器和一分频比电路所构成,又,前述第二分频电路系由分频计数器和第二分频比电路所构成,前述第一及第二分频计数器系共同的计数器。8﹒如申请专利范围第6项之双音多频信号产生电路,其中,前述的振荡电路之振荡频率系3﹒579545MHz。9﹒如申请专利范围第7项之双音多频信号产生电路,其中,前述的分频计数器系供给5数元的信号。图示简单说明第1图表示有关本发明的选择信号产生电路之一实施例的全体构成方块图,第2图系为了说明同实施例的分频比及正弦波之构成说明图,第3图系同实施例的输出频率之误差等表图,第4图系以往例的输出频率之误差等表图,第5图系表示以往例的构成方块图。
地址 日本