发明名称 |
部分响应最大似然译码 |
摘要 |
一种部分响应最大似然译码器,诸如维特比译码器,实现组合的状态组,其中每个组合的状态可以代表来自多个互补状态组的至少两个状态。对于每个数据码元和每个组合的状态,维特比处理器(703)确定对于到组合状态的每个路径的路径度量和子状态指示。维特比处理器(703)的路径选择处理器(709)选择相应于最高似然路径度量的被选择路径和被选择子状态指示。子状态指示是对于数据码元、该组合的状态代表互补状态组中的哪个的指示。本发明允许复杂性大幅降低和/或计算负担减少,因为维特比算法可被应用于减小数目的组合的状态。 |
申请公布号 |
CN101292293A |
申请公布日期 |
2008.10.22 |
申请号 |
CN200680038900.9 |
申请日期 |
2006.10.11 |
申请人 |
皇家飞利浦电子股份有限公司 |
发明人 |
A·帕迪伊 |
分类号 |
G11B20/00(2006.01);H03M13/41(2006.01) |
主分类号 |
G11B20/00(2006.01) |
代理机构 |
中国专利代理(香港)有限公司 |
代理人 |
李静岚;谭祐祥 |
主权项 |
1.一种实现组合的状态组的部分响应最大似然译码器,每个组合的状态用来代表来自多个互补状态组的至少两个状态,所述译码器包括:路径选择装置(703),用于对多个数据码元,确定对于每个组合的状态的路径度量和对于到所述组合的状态的每个路径的子状态指示以及用于选择相应于最高似然路径度量的被选择路径和被选择子状态指示;其中所述子状态指示是对于所述数据码元、所述组合的状态代表互补状态组中的哪个的指示。 |
地址 |
荷兰艾恩德霍芬 |