发明名称 一种嵌入式故障注入系统及其方法
摘要 一种嵌入式故障注入系统及其方法,它涉及的是对容错式计算机系统进行测试与评估的技术领域。它为了克服现有技术无法真实准确地对计算机系统的可靠性进行测试和评估的问题。它的主控计算机(1)通过ISA总线/串口数据转换CPLD电路(2)、主控FPGA电路(3)与同步控制FPGA电路(4)、注入控制FPGA电路(5)、方向控制FPGA电路(6)、80×86处理器插脚(7)、80×86处理器插座(8)互相数据连接。它的步骤为:(一)启动系统;(二)初始化和自检;(三)发送故障模型参数;(四)设定锁存器的初值;(五)方向控制FPGA电路(6)设定方向;(六)同步控制FPGA电路(4)设定同步数据;(七)注入控制FPGA电路(5)设定注入数据;(八)记录结果;(九)显示结果。本发明能准确的对计算机系统的可靠性进行测试和评估。
申请公布号 CN100428174C 申请公布日期 2008.10.22
申请号 CN200610150972.4 申请日期 2006.10.31
申请人 哈尔滨工业大学 发明人 杨孝宗;刘宏伟;吴智博;左德承;崔刚;舒燕君;董剑;温东新;苗百利;向琳;张展;罗丹彦;王玲
分类号 G06F11/00(2006.01) 主分类号 G06F11/00(2006.01)
代理机构 哈尔滨市松花江专利商标事务所 代理人 朱永林
主权项 1、一种嵌入式故障注入系统,其特征在于它包含主控计算机(1)、ISA总线/串口数据转换CPLD电路(2)、主控FPGA电路(3)、同步控制FPGA电路(4)、注入控制FPGA电路(5)、方向控制FPGA电路(6)、80×86处理器插脚(7)、80×86处理器插座(8);主控计算机(1)的ISA总线数据通信端连接在ISA总线/串口数据转换CPLD电路(2)的ISA总线数据通信端,ISA总线/串口数据转换CPLD电路(2)的串口数据通信端连接主控FPGA电路(3)的串口数据通信端,主控FPGA电路(3)的故障时间/触发信号输出输入端连接同步控制FPGA电路(4)的故障时间/触发信号输入输出端,主控FPGA电路(3)的故障类型/结果信号输入输出端连接注入控制FPGA电路(5)的故障类型/结果信号输出输入端,主控FPGA电路(3)的故障注入位置输出输入端连接方向控制FPGA电路(6)的故障注入位置输入输出端;同步控制FPGA电路(4)的注入信号输出输入总线端、注入控制FPGA电路(5)的注入信号输出输入总线端、方向控制FPGA电路(6)的注入信号输出输入总线端、80×86处理器插脚(7)的注入信号输出输入总线端与80×86处理器插座(8)的注入信号输出输入总线端相连接;80×86处理器插脚(7)插接在被测系统的主板处理器插座(9)上,被测系统的处理器(10)插接在80×86处理器插座(8)上。
地址 150001黑龙江省哈尔滨市南岗区西大直街92号